<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 芯片-封裝協(xié)同設(shè)計(jì)進(jìn)一步發(fā)展

          芯片-封裝協(xié)同設(shè)計(jì)進(jìn)一步發(fā)展

          ——
          作者:John Baliga 時(shí)間:2006-11-29 來源:半導(dǎo)體國際 收藏

            

            倡導(dǎo)和實(shí)現(xiàn)的努力已經(jīng)持續(xù)很多年了。隨著90 nm工藝技術(shù)逐漸進(jìn)入量產(chǎn)階段,的同步設(shè)計(jì)才開始真正變成現(xiàn)實(shí)。這種轉(zhuǎn)變的一個(gè)跡象是處于該領(lǐng)域的兩家公司,Optimal和Rio Design Automation最近宣布了一項(xiàng)聯(lián)合開發(fā)計(jì)劃。

            這項(xiàng)計(jì)劃的目的是為90 nm節(jié)點(diǎn)的完成框架性工作。兩家公司目前提供的設(shè)計(jì)工具都與其他大規(guī)模EDA公司的工具兼容。該項(xiàng)計(jì)劃的主要驅(qū)動(dòng)力來自于在設(shè)計(jì)的起始階段可以并行進(jìn)行芯片和的同步設(shè)計(jì)。

            該計(jì)劃將Rio Design Automation公司的RioMagic工具與Optimal公司的PakSi-E工具聯(lián)系在一起。在Optimal公司剛剛發(fā)布他們的一套系統(tǒng)級(jí)封裝(SiP)分析工具后的一周,就發(fā)表了該項(xiàng)合作聲明。

            RioMagic據(jù)稱是一套考慮到封裝問題的芯片設(shè)計(jì)軟件,可以綜合從芯片I/O到封裝焊球之間的互連。PakSi-E則可以對(duì)封裝設(shè)計(jì)進(jìn)行三維電磁分析,用來驗(yàn)證或發(fā)現(xiàn)可能帶來的芯片性能改變。該計(jì)劃的目標(biāo)之一是在芯片設(shè)計(jì)的早期階段就可以確定芯片的I/O排布,這樣可以對(duì)整個(gè)芯片—封裝互連系統(tǒng)的成本和性能進(jìn)行優(yōu)化。




            這些看起來并不是一個(gè)巨大的成就,但事實(shí)上它確實(shí)很重要。由于用于系統(tǒng)級(jí)芯片(SoC)的封裝通常會(huì)有幾層,封裝的成本可能超過芯片本身,這樣對(duì)封裝設(shè)計(jì)的優(yōu)化就顯得尤為重要。對(duì)I/O(信號(hào)、功率和地引腳)排布進(jìn)行優(yōu)化的芯片可以采用層數(shù)較少的封裝基板,這種優(yōu)化會(huì)帶來整個(gè)系統(tǒng)成本的顯著降低。

            如果在芯片設(shè)計(jì)流程的起始階段就確定了I/O排布,封裝的設(shè)計(jì)就可以與芯片的設(shè)計(jì)平行展開,縮短了產(chǎn)品的設(shè)計(jì)周期。目前用于SoC的封裝設(shè)計(jì)周期是四到六個(gè)星期,這樣整個(gè)產(chǎn)品的設(shè)計(jì)周期可以顯著縮短。

            即便優(yōu)化I/O排布不能得到更可靠或更高性能的封裝,該方案仍具有價(jià)值。隨著IC的時(shí)鐘速度向吉赫范圍發(fā)展,保持封裝性能的可靠是一項(xiàng)相當(dāng)艱巨的任務(wù)。在這樣的時(shí)鐘速度下,對(duì)封裝性能的分析—即便只是初步分析—也必須包含對(duì)電磁場分布的徹底分析,否則會(huì)造成極大偏差。將這類檢驗(yàn)一直拖到芯片設(shè)計(jì)的最后階段將造成產(chǎn)品上市的延遲。

            這樣的工具對(duì)SoC或SiP產(chǎn)品的設(shè)計(jì)都是很有用的。它可以用來選擇SoC還是SiP,由于這種選擇需要在產(chǎn)品設(shè)計(jì)流程的早期就要完成。

            如果選擇SiP方案,那么就更為關(guān)鍵。在這這種情況下,封裝需要把芯片彼此連接,這時(shí)封裝中的互連與SoC中片上互連的作用是等同的??梢圆捎枚喾N方法完成這些互連。在某些SiP中,可能采用基板層的走線。而芯片疊層的SiP則采用引線鍵和將芯片彼此相連,并連接到封裝上。在某些情況中,SiP中每個(gè)芯片的設(shè)計(jì)都需要在最初階段就開始考慮封裝的互連。

            這兩個(gè)公司計(jì)劃在未來幾個(gè)月內(nèi)發(fā)布更多的成果,而實(shí)際上需要的進(jìn)展則更多。IC具有數(shù)千個(gè)I/O的趨勢(shì)還會(huì)繼續(xù)發(fā)展。例如3D IC和帶有埋置無源元件的芯片模塊之類的前瞻性技術(shù)可能還會(huì)需要比協(xié)同設(shè)計(jì)更多的考慮。

            工業(yè)界正處于芯片-封裝協(xié)同設(shè)計(jì)這一流程的起始階段:清楚了需要采用這樣的技術(shù)并在制造用于協(xié)同設(shè)計(jì)的工具。為了解決更復(fù)雜的芯片—封裝協(xié)同設(shè)計(jì)問題需要有更多進(jìn)展,還有更多尚未出現(xiàn)的設(shè)計(jì)方法需要開發(fā)并確定。 


          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();