<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > Delta-Sigma A/D轉(zhuǎn)換器原理及其PSpice仿真

          Delta-Sigma A/D轉(zhuǎn)換器原理及其PSpice仿真

          作者: 時(shí)間:2011-11-21 來(lái)源:網(wǎng)絡(luò) 收藏

          摘要:為了深入理解 A/D的工作,合理地使用這類A/D產(chǎn)品,或者用FPGA實(shí)現(xiàn)自己的 A/D設(shè)計(jì)。采用軟件進(jìn)行模擬的方法,對(duì)不同幅度的輸入信號(hào)進(jìn)行了一階 A/D轉(zhuǎn)換器實(shí)驗(yàn),獲得了與理論相一致的結(jié)果。通過(guò)對(duì)元件的參數(shù)掃描仿真為實(shí)際電路設(shè)計(jì)中元件的選擇提供了實(shí)驗(yàn)依據(jù)。仿真實(shí)驗(yàn)過(guò)程完整,易于重復(fù),與純數(shù)學(xué)推導(dǎo)相比,仿真具有直觀的特點(diǎn)。
          關(guān)鍵詞:Delta-Sigma;A/D轉(zhuǎn)換器;過(guò)采樣;仿真

          0 引言
          Delta-Sigma A/D轉(zhuǎn)換器具有高分辨率、高集成度、成本低和使用方便的特點(diǎn),近年來(lái),因數(shù)字化產(chǎn)品對(duì)高分辨率A/D,D/A轉(zhuǎn)換器需求的激增而得到廣泛地應(yīng)用。Delta-Sigma A/D轉(zhuǎn)換器的構(gòu)想出現(xiàn)已有很多年了,早期因受集成電路制造技術(shù)的限制,未在產(chǎn)品中廣泛使用,隨著集成電路制造成本不斷降低,該技術(shù)的應(yīng)用漸多,目前已成為高精度ADC的主流技術(shù)。隨著該技術(shù)的趨熱,有更多人想了解其工作,但目前國(guó)內(nèi)的教材對(duì)其涉及還不多,期刊論文多側(cè)重?cái)?shù)學(xué)演繹,文獻(xiàn)中未見(jiàn)有詳盡的仿真實(shí)例。
          除了制造專用ADC,該技術(shù)還易于用FPGA實(shí)現(xiàn),邏輯電路可以完全集成在FPGA內(nèi)部,只需要很少的外圍元件,就可以用FPGA直接進(jìn)行混合信號(hào)處理。由于FPGA可擴(kuò)展和可重配置的特性,特別適合產(chǎn)品研發(fā)和小規(guī)模生產(chǎn)的場(chǎng)合,另外用FPGA在單一芯片上實(shí)現(xiàn)多路Sigma-Delta A /D轉(zhuǎn)換也很容易。
          Delta-Sigma有時(shí)稱其為Sigma-Delta,或∑-△。

          1 Delta-Sigma A/D轉(zhuǎn)換器
          在△-∑A/D轉(zhuǎn)換器中,模擬輸入電壓信號(hào)被連接到一個(gè)積分器的輸入端。在輸出端對(duì)應(yīng)輸入大小產(chǎn)生一個(gè)電壓變化率,或者斜坡。然后用比較器將該斜坡電壓與地電位(0V)進(jìn)行比較。比較器的行為就像1位A/D轉(zhuǎn)換器,根據(jù)積分器的輸出是正或負(fù)產(chǎn)生1位的輸出(“高”或“低”)。比較器的輸出通過(guò)一個(gè)以很高頻率時(shí)鐘驅(qū)動(dòng)的D觸發(fā)器被鎖存,并且反饋到積分器的另一個(gè)輸入通道,向0V方向趨勢(shì)驅(qū)動(dòng)積分器?;倦娐啡鐖D1所示。

          本文引用地址:http://www.ex-cimer.com/article/178365.htm

          a.JPG


          在圖1中,最左邊的運(yùn)放是積分器。積分器饋入的下一個(gè)運(yùn)放是比較器,或1位A/D轉(zhuǎn)換器。接下來(lái)是D觸發(fā)器,在每個(gè)時(shí)鐘脈沖鎖存比較器的輸出,發(fā)送“高”或“低”信號(hào)到電路頂部的下一個(gè)比較器。最后這個(gè)比較器用于轉(zhuǎn)換信號(hào)極性,將觸發(fā)器的0 V/5 V邏輯電平輸出轉(zhuǎn)換到V+/V-電壓信號(hào)再反饋到積分器。
          如果積分器輸出是正,第一次比較器將輸出一個(gè)“高”信號(hào)給觸發(fā)器的D輸入。在下一個(gè)時(shí)鐘脈沖,“高”信號(hào)將從Q線輸出到最后一個(gè)比較器的放大器輸入。最上面的那個(gè)比較器將看見(jiàn)一個(gè)輸入電壓大于+1/2 V的閾值電壓,它向正方向飽和,發(fā)送一個(gè)滿V+信號(hào)到積分器的另一個(gè)輸入端。這個(gè)V+反饋信號(hào)向負(fù)方向驅(qū)動(dòng)積分器輸出。如果輸出電壓一直為負(fù),反饋環(huán)將發(fā)送一個(gè)矯正信號(hào)(V-)回到積分器的頂部輸入,向正方向驅(qū)動(dòng)它。這就是△-∑行為的概念:第一個(gè)比較器感知在積分器輸出和0 V電壓之間的差(△),積分器求模擬輸入信號(hào)與最上面比較器輸出的和(∑)。

          2 仿真
          通過(guò)PSpice仿真模擬實(shí)驗(yàn),可以更容易和更清楚地理解△-∑A/D轉(zhuǎn)換器的工作原理。下面采用PSpiee仿真△-∑A/D轉(zhuǎn)換器。本文使用CaptLire CIS Lite Edition 9.2繪制電路圖,用PSpice Lite Version 9.2進(jìn)行仿真。

          比較器相關(guān)文章:比較器工作原理



          上一頁(yè) 1 2 3 4 下一頁(yè)

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();