Delta-Sigma A/D轉(zhuǎn)換器原理及其PSpice仿真
圖5是∑-△轉(zhuǎn)換器以0 V模擬輸入運(yùn)行的仿真圖。本文引用地址:http://www.ex-cimer.com/article/178365.htm
圖5中,方波是D觸發(fā)器輸出的串行比特流,幅度較大的三角波是積分器的輸出波形。仿真配置文件設(shè)置如圖6所示。
2.3 輸入信號(hào)電壓幅度不為0 V的情況
如果施加一個(gè)小的負(fù)模擬輸入電壓,積分器將有一個(gè)向負(fù)方向傾斜它的輸出的趨勢(shì)。反饋只能以一個(gè)固定的電壓(電源電壓)在一定的時(shí)間內(nèi)校正積分器的傾斜,這樣觸發(fā)器的比特流輸出將和前面不完全相同。圖7是∑-△轉(zhuǎn)換器以小負(fù)模擬輸入運(yùn)行的示意圖。
施加一個(gè)較大的負(fù)模擬輸入信號(hào)到積分器,它的輸出向正方向傾斜的更陡。這樣,反饋系統(tǒng)將輸出比以前更多的1,以帶領(lǐng)積分器輸出回到0 V。圖8為∑-△轉(zhuǎn)換器以較大負(fù)模擬輸入運(yùn)行的示意圖。
比較器相關(guān)文章:比較器工作原理
評(píng)論