單雙電源處理器上電復(fù)位功能及門限電壓的選擇
如果無法檢測未穩(wěn)定電壓(或一個上游的穩(wěn)定電壓),處理器仍有可能收到一個電源即將失效的告警。提供欠壓信號輸出的監(jiān)控器可已提供這個信號,當(dāng)被監(jiān)視電源電壓跌落至某個略高于復(fù)位門限的電平時(例如高150mV)這個信號變?yōu)橛行?。因此,欠壓信號可用來警?a class="contentlabel" href="http://www.ex-cimer.com/news/listbylabel/label/處理器">處理器,電源電壓將有可能跌落到使POR產(chǎn)生復(fù)位的電平。此時,和電源失效比較器發(fā)出信號時一樣,預(yù)見到POR將發(fā)出復(fù)位(由于電網(wǎng)欠壓或電源失效),處理器備份重要數(shù)據(jù)。
電壓排序和電壓跟蹤
大多數(shù)雙電源供電的處理器在數(shù)據(jù)資料中規(guī)定了加電順序。有些器件象MAX6819/MAX6820能夠以正確的順序?qū)﹄娫催M行排序。如果處理器加電順序不正確,處理器可能會鎖定、錯誤地初始化或長期運行的可靠性下降。有時,多種不同的電源電壓并不是在本地產(chǎn)生(例如 ,它們可能來自于主系統(tǒng)總線,一個外購的模塊,或者一個不包含使能和power-OK引腳等便于排序的信號的電源)。這種情況下,上電和斷電順序?qū)㈦y于控制或預(yù)知,因此,有必要采用電壓排序IC。當(dāng)不同的阻性和容性負載影響到不同電源的開啟和關(guān)閉時間時,會使電源的上電和掉電順序無法預(yù)知,此時也有必要采用這種IC。
MAX6741/MAX6744提供了一種獨特的方法對兩組電源進行排序。這些器件的工作原理是,首先讓其中一路電源上電。然后,經(jīng)過一定延遲后,發(fā)出power-OK信號使第二組電源脫離關(guān)端模式并開始上電。兩組電源均完成上電并經(jīng)歷了另外一段時間延遲后,MAX6741/MAX6744撤銷復(fù)位信號。
有些處理器要求兩組電源在上電過程中彼此跟蹤。對于這種要求,MAX5039/MAX5040能夠?qū)山M電壓鉗制在一起,從而實現(xiàn)跟蹤,直到較低電壓的一組電源到達其最終電壓。在這一點,電壓較高的電源被釋放,并繼續(xù)上升到其最終電壓。
復(fù)位順序
當(dāng)一個電路中包含兩個處理器時,常常需要其中一個處理器先于另一個脫離復(fù)位狀態(tài)。原先,設(shè)計者采用將兩個POR連接在一起的方式滿足此要求。第一個POR的輸出同時控制著第一個處理器的復(fù)位和第二個的手動復(fù)位輸入。第二個POR的輸出復(fù)位第二個處理器(或者,有些情況下是存儲器)。現(xiàn)在,用于此任務(wù)的、具有時間交錯的復(fù)位輸出的雙POR已經(jīng)面市(圖6)。這些POR只要發(fā)現(xiàn)主電源電壓(圖6中為3.3V)跌落至內(nèi)部設(shè)定的門限以下即可發(fā)出兩路復(fù)位輸出(從POR的觸發(fā)略微提前一點)。一旦電源恢復(fù)到門限以上,兩路復(fù)位輸出中的一路在其定時器計滿后撤銷(圖6中的/RESET1)。對于第二個POR,啟動其定時器和撤銷其輸出需滿足兩個條件:/RESET1必須被撤銷;第二個POR所監(jiān)視的從電源電壓必須高于由外部電阻所設(shè)定的門限。如果兩個處理器由同一電源供電,RSTIN2可直接連到電源,不必再使用分壓器。
圖6. 通過監(jiān)視為兩個處理器供電的電源,該電路使主處理器先于從處理器脫離復(fù)位狀態(tài)。
對于圖6中所示的MAX6392,第二個POR輸出總是在第一個之后脫離復(fù)位。事實上,它脫離復(fù)位的時間,是由第一路復(fù)位輸出撤銷開始計算的。這樣,圖6電路迫使從處理器在主處理器已開始工作后才脫離復(fù)位。第二POR的延遲時間可通過增加電容來加以延長。
如果需要排序三個處理器,可以考慮DS1830。該器件內(nèi)的三個POR分別工作于10ms、50ms和100ms的最短復(fù)位時間(從電源電壓越過POR門限計起)。通過單一邏輯引腳可將這些復(fù)位時間倍增二或五倍。
結(jié)語
選擇合適的微處理器監(jiān)控器并使其正確的工作盡管看上去非常簡單,但在實踐中有許多方面的問題需要周全的考慮。對于上電復(fù)位即是如此。為電源和POR門限選擇正確的電壓和容差需要仔細的考慮。還有,適應(yīng)處理器需求的許多新器件非常值得考慮,例如多電壓復(fù)位,復(fù)位排序,電源排序以及電壓跟蹤等。
評論