<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 基于CPLD的異步ASI/SDI信號電復(fù)接光傳輸設(shè)備的設(shè)計

          基于CPLD的異步ASI/SDI信號電復(fù)接光傳輸設(shè)備的設(shè)計

          作者: 時間:2010-01-08 來源:網(wǎng)絡(luò) 收藏
          引言

          近年來,隨著計算機、數(shù)字網(wǎng)絡(luò)和電視技術(shù)的飛速發(fā)展,人們對高質(zhì)量電視圖像的需求不斷提高,我國廣播電視事業(yè)日新月異、迅猛發(fā)展。四年前開通的數(shù)字電視衛(wèi)星廣播,目前已形成相當規(guī)模。數(shù)字攝錄、數(shù)字特技、非線性編輯系統(tǒng)、虛擬演播室、數(shù)字轉(zhuǎn)播車、網(wǎng)絡(luò)硬盤陣列以及機械手數(shù)字播放系統(tǒng)等設(shè)備,已陸續(xù)進入中央電視臺和各省市級電視臺。標準高清晰度數(shù)字電視SDTV/HDTV已列為國家重大科研產(chǎn)業(yè)工程項目,試驗播出已在中央廣播電視塔上進行。目前,我國數(shù)字電視節(jié)目制作和數(shù)字電視地面廣播已在緊鑼密鼓地推進,而“十一五”將是我國數(shù)字電視整體平移的準備期,是廣播電視系統(tǒng)從模擬向數(shù)字化過渡的重要階段。

          本設(shè)計正是為應(yīng)對這一趨勢,并為滿足市場對于多路/數(shù)字視頻信號光傳輸設(shè)備的巨大需求而設(shè)計的。它是通過時分復(fù)用技術(shù)實現(xiàn)在一根光纖中同時傳輸兩路/數(shù)字視頻信號的光傳輸設(shè)備,該項設(shè)計可為今后開發(fā)更多路更高速的異步數(shù)字信號光傳輸設(shè)備打好基礎(chǔ)。

          系統(tǒng)實現(xiàn)方案

          /信號光傳輸設(shè)備的工作原理見圖1。


          圖1 系統(tǒng)原理圖

          由圖1可知,ASI/SDI串行信號通過均衡電路后得到整形,轉(zhuǎn)變成為一組差分信號;再經(jīng)過時鐘恢復(fù)電路將信號中的時鐘提取出來,以便在接下來的解碼和同步信號時使用;再通過解碼電路后,串行的高速信號轉(zhuǎn)變成并行的低速信號,為接下來的電復(fù)接過程做好準備;最后通過FIFO電路的調(diào)整實現(xiàn)異步信號跟本地的電復(fù)接時鐘同步,進而實現(xiàn)本地的電復(fù)接;再通過光模塊電/光轉(zhuǎn)換后傳輸?shù)绞斩?,收端收到信號后?jīng)過一系列逆向變換電路后,恢復(fù)出原始的ASI/SDI串行信號,完成整個傳輸過程。

          本設(shè)計中ASI/SDI信號的電復(fù)接技術(shù)是整個技術(shù)環(huán)節(jié)的關(guān)鍵。由于項目中需電復(fù)接的ASI/SDI信號速率很高,標準速率達到270Mbit/s,并且不是同源的信號復(fù)接,所以直接對該復(fù)接很困難且不經(jīng)濟,需要先恢復(fù)出各個信號的時鐘,把高速串行信號變換成低速并行信號,然后再通過FIFO芯片電路來調(diào)整各個信號的時鐘步伐,實現(xiàn)跟本地的時鐘同步,然后再通過可編程芯片進行兩路電信號復(fù)接,進而實現(xiàn)時分復(fù)用傳輸。只有經(jīng)過這一系列的信號處理過程后,在接收端才可以實現(xiàn)順利的解復(fù)接過程,這也是該設(shè)計的主要技術(shù)攻關(guān)點。

          另外,電復(fù)接的鎖定也是一個問題。信號路數(shù)越多,速率越高,越難鎖定,對PCB板的排版技術(shù)要求較高。通過對各個元器件的合理放置和科學(xué)的濾除雜波等各項處理,這個問題可以得到很好的解決。

          硬件電路

          在該設(shè)計中,主要使用的是美國國家半導(dǎo)體公司最新推出的功能強大且性能穩(wěn)定的數(shù)字視頻芯片組。其中解碼及串/并轉(zhuǎn)換芯片選用CLC011;編碼及并/串轉(zhuǎn)換芯片選用CLC020;時鐘恢復(fù)芯片選用LMH0046;自適應(yīng)電纜均衡芯片選用CLC014;芯片采用LATTICE公司的LC4256V;FIFO芯片采用IDT公司的IDT72V2105。

          均衡部分電路處理過程如圖2所示。由圖2可知單端輸入的ASI/SDI串行信號通過均衡電路后得到整形,轉(zhuǎn)變成一組差分信號,為接下來的時鐘恢復(fù)過程作好了準備。通過均衡電路以后,信號質(zhì)量大大提高,輸入輸出信號波形比較如圖3。


          圖2 均衡部分電路處理過程


          圖3 均衡電路波形比較


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: CPLD ASI SDI 信號電

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();