<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > FPGA工程師應如何挑選ADC和DAC

          FPGA工程師應如何挑選ADC和DAC

          作者: 時間:2013-07-19 來源:網(wǎng)絡 收藏

          濾波

          大多數(shù)一直將模擬輸出保持到下一個采樣周期,這將對輸出頻率域產(chǎn)生良好的效果。用戶將注意到這兩個圖像均存在于整個輸出頻譜中,由于在0.5FS時正弦效應將接近4dB(3.92dB),所有奈奎斯特區(qū)域中的輸出信號都出現(xiàn)衰減(如圖1所示)。這兩大問題均可利用濾波器來解決。

          FPGA工程師應如何挑選ADC和DAC

          用戶可以像實現(xiàn)FIR濾波器一樣輕松實現(xiàn)正弦校正濾波器。開發(fā)該濾波器最簡單的方法就是利用下列方程式來繪制正弦衰減特性。

          先創(chuàng)建校正因子,該因子是所計算出衰減系數(shù)的倒數(shù),然后再執(zhí)行逆傅里葉變換,以獲取所需要設計濾波器的系數(shù)。通常情況下,用戶需要采用幾個抽頭才能實現(xiàn)該濾波器。表2給出了濾波器的前11個系數(shù),同時圖2還給出了針對衰減的補償。

          FPGA工程師應如何挑選ADC和DAC

          在系統(tǒng)測試

          眾多這類系統(tǒng)都將利用轉(zhuǎn)換器實現(xiàn)終端應用的具體性能特征,如CDMA或GSM等。為實現(xiàn)該項性能而進行的測試需要在測試系統(tǒng)(任意波形生成器、邏輯分析儀、模式生成器、頻譜分析儀等)方面進行大量的投入。但是,高度的可重編程靈活性使用戶能將特定的測試程序插入至器件中,這樣既可以捕獲并分析的輸出也可以提供激勵,從而減少對更多額外測試設備的需要。

          轉(zhuǎn)換101

          由于通常需要與和DAC接口相連,因而對于任何來說,基本了解這些器件參數(shù)的重要性非常關鍵。如果用戶計劃在設計驗證與調(diào)試過程中利用FPGA的可重編程靈活性來測試轉(zhuǎn)換器的性能,這一點尤其有用。

          模擬信號相關文章:什么是模擬信號


          fpga相關文章:fpga是什么


          模數(shù)轉(zhuǎn)換器相關文章:模數(shù)轉(zhuǎn)換器工作原理


          脈寬調(diào)制相關文章:脈寬調(diào)制原理

          上一頁 1 2 下一頁

          關鍵詞: FPGA ADC DAC 工程師

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();