<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的多功能頻率計的設(shè)計與實現(xiàn)

          基于FPGA的多功能頻率計的設(shè)計與實現(xiàn)

          作者: 時間:2013-03-05 來源:網(wǎng)絡(luò) 收藏

          計數(shù)器模塊:在設(shè)計計數(shù)器的過程中需要注意計數(shù)器的寬度設(shè)置,系統(tǒng)中采用的最大門控時間為10 s,標(biāo)準(zhǔn)信號源的頻率為50 MHz,則在計數(shù)的允許時間內(nèi)計數(shù)的最大值為:10 50 000 000=500 000 000229=536 870 912,為了方便數(shù)據(jù)傳輸,系統(tǒng)中采用了32位位寬的計數(shù),如圖7所示,仿真波形如圖8所示。

          量程轉(zhuǎn)換電路

          位計數(shù)器

          鎖存器模塊:在門控信號關(guān)閉的同時,停止計數(shù),同時啟動鎖存模塊,把測量的數(shù)據(jù)鎖存起來,以便傳輸。

          中斷輸出:鎖存數(shù)據(jù)的同時,給單片機(jī)一個低電平的中斷信號,通知單片機(jī)讀取數(shù)據(jù)。該模塊用于鎖存計數(shù)器輸出計數(shù)值,供51IP軟核讀取,進(jìn)行處理顯示。計數(shù)器模塊在門控信號關(guān)閉(下降沿)的同時,停止計數(shù),同時啟動鎖存模塊,把測量的數(shù)據(jù)鎖存起來,以便傳輸,鎖存電路如圖9所示。

          鎖存器

          數(shù)據(jù)選擇輸出:系統(tǒng)中采用了2個32位的計數(shù)器,由于單片機(jī)采用的是51系列單片機(jī),只有8位的數(shù)據(jù)總線,所以一次通信只能傳輸8位數(shù)據(jù),所以設(shè)計了一個數(shù)據(jù)輸出控制模塊。

          FPGA部分的整體結(jié)構(gòu)圖

          頂層模塊:實例化所有的底層模塊。部分的整體結(jié)構(gòu)圖如圖10所示。

          fpga相關(guān)文章:fpga是什么


          塵埃粒子計數(shù)器相關(guān)文章:塵埃粒子計數(shù)器原理
          鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


          關(guān)鍵詞: FPGA 多功能 頻率計

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();