<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 電磁兼容性設(shè)計(jì)及其測(cè)量簡(jiǎn)介

          電磁兼容性設(shè)計(jì)及其測(cè)量簡(jiǎn)介

          作者: 時(shí)間:2012-10-23 來(lái)源:網(wǎng)絡(luò) 收藏

          1、主要技術(shù)參數(shù)

          本文引用地址:http://www.ex-cimer.com/article/189825.htm

          的設(shè)計(jì)是一項(xiàng)復(fù)雜的系統(tǒng)工程。首先要學(xué)習(xí)并掌握有關(guān)標(biāo)準(zhǔn)及規(guī)范,然后參照實(shí)際電磁環(huán)境來(lái)提出具體的要求,進(jìn)而制定技術(shù)和工藝的實(shí)施方案。在設(shè)計(jì)電子儀器、設(shè)備時(shí)。應(yīng)重點(diǎn)考慮電路設(shè)計(jì)、隔離退耦、濾波、接地、屏蔽以及射頻資源的分配等問(wèn)題。舉例說(shuō)明,設(shè)計(jì)電路時(shí)宜選噪聲高、抗干擾能力強(qiáng)的CMOS電路來(lái)代替TTL電路,用無(wú)解點(diǎn)的可視具體情況選用低通濾波器、高通濾波器或有源濾波器。利用隔離變壓器或光耦合器可實(shí)現(xiàn)信號(hào)隔離及阻抗變換。選用良好的VXI總線儀器系統(tǒng)來(lái)構(gòu)成測(cè)試系統(tǒng)。

          2、

          電磁兼容性測(cè)量設(shè)備及其功能  www.elecfans.com

          干擾分析儀電路框圖

          接地電阻相關(guān)文章:接地電阻測(cè)試方法




          關(guān)鍵詞: 電磁兼容性 測(cè)量

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();