<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的軟件無線電平臺設(shè)計

          基于FPGA的軟件無線電平臺設(shè)計

          作者: 時間:2012-08-30 來源:網(wǎng)絡(luò) 收藏

          2 FSK設(shè)計實例及仿真結(jié)果

          在現(xiàn)代通信中,調(diào)制器的載波信號幾乎都是正弦信號,數(shù)字基帶信號通過調(diào)制器改變正弦載波頻率,產(chǎn)生移頻鍵控(FSK)信號。FSK時域表達式為

          用本系統(tǒng)實現(xiàn)FSK調(diào)制結(jié)構(gòu)框圖如圖4所示,用Verilog-HDL語言編寫實現(xiàn)的FSK調(diào)制模塊,相對于傳統(tǒng)的實現(xiàn)方式,省去了讀取指令周期的時間,總運算時間縮短了一半。FSK調(diào)制的ModelSim波形仿真結(jié)果如圖5所示。

          3 結(jié) 論

          改進的基于的嵌入式系統(tǒng),可更好地滿足通信、雷達、數(shù)字電視等高科技領(lǐng)域?qū)π盘柼幚韺崟r性的要求。運用和SoPC技術(shù),極大的提高了系統(tǒng)動態(tài)實時信號的處理能力。在節(jié)約資源方面,以節(jié)省芯片數(shù)量計算,該系統(tǒng)相對于目前常規(guī)系統(tǒng),節(jié)省功耗和體積可達30%以上。40MHZ時鐘頻率, 12bit精度,80dB無寄生動態(tài)范圍,該系統(tǒng)可以應(yīng)用于Cellular / PCS基站,多通道多模式接收機,GPS抗干擾接收機,相控陣接收機,頻譜分析,3G無線通信等領(lǐng)域。


          上一頁 1 2 3 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();