<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的寬帶數(shù)字信道化接收機的設(shè)計

          基于FPGA的寬帶數(shù)字信道化接收機的設(shè)計

          作者: 時間:2012-08-21 來源:網(wǎng)絡(luò) 收藏

          實驗四:用一臺Agilent的E4438C矢量信號發(fā)生器和兩臺Agilent的83752A作為中頻輸入,分別輸入載頻510MHz,PRI=100μs,PW=10μs;載頻為720MHz,PRI=90μs,PW=8μs;載頻為930 MHz,PRI=80μs,PW=20μs的三路脈沖信號。用示波器采集三路信號包絡(luò)脈沖輸出接口信號,可得系統(tǒng)對多信號處理結(jié)果如圖11所示。最上邊的線為第一路包絡(luò)脈沖輸出接口,中間的線為第二路包絡(luò)脈沖輸出接口,下邊的線為第三路包絡(luò)脈沖輸出接口。當(dāng)信號在時域交疊時,由不同的輸出接口輸出包絡(luò)脈沖;否則在第一路輸出接口輸出。由圖11可以看出系統(tǒng)完成了對同時到達多信號的處理。

          系統(tǒng)的多信號處理結(jié)果
          圖11 系統(tǒng)的多信號處理結(jié)果

          4 結(jié)論

          本文結(jié)合工程實際,完成了960MHz的16通道實現(xiàn)。采用多相濾波器的高速高效結(jié)構(gòu)實現(xiàn)的,既能保證寬瞬時帶寬要求,又能達到實時處理的目的;與傳統(tǒng)的數(shù)字信道化結(jié)構(gòu)節(jié)省硬件資源,提高系統(tǒng)的整體工作性能。仿真結(jié)果表明該模型在上實現(xiàn)的可行性以及實用性,并且實現(xiàn)了預(yù)期的指標(biāo)要求。


          上一頁 1 2 3 4 5 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();