<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的IRIG-B(DC)碼解碼

          基于FPGA的IRIG-B(DC)碼解碼

          作者: 時間:2012-07-03 來源:網(wǎng)絡(luò) 收藏

          2.5 1 PPS提取模塊
          1 PPS提取模塊是產(chǎn)生1 PPS信號。上電復(fù)位后能夠產(chǎn)生高電平寬度為5 ms,周期為1 s的游離1 PPS信號,當(dāng)全局控制模塊搜索到幀頭位置后,通過全局控制信號count來修正1 PPS信號上升沿的位置。圖6是在M0delSim SE 6.6下的仿真1 PPS信號輸出。觀察圖6可知1 PPS信號輸出正確。

          本文引用地址:http://www.ex-cimer.com/article/190174.htm

          b.JPG


          2.6 串口模塊
          串口模塊是將天、時、分、秒、TOD串行輸出到B()碼上位機(jī)軟件。在串口模塊中按照規(guī)定的組幀協(xié)議將天、時、分、秒、TOD的BCD碼組幀輸出。利用本廠設(shè)計生產(chǎn)的B()碼發(fā)生器輸出固定時間的B()碼,然后用本設(shè)計方案設(shè)計試制的B(DC)碼,最后通過串口連接到PC機(jī)上進(jìn)行測試。圖7是B(DC)碼解碼上位機(jī)軟件的測試結(jié)果,顯示正確。

          c.JPG



          3 結(jié)語
          傳統(tǒng)的碼解碼器采用微處理器設(shè)計,器件較多,結(jié)構(gòu)較復(fù)雜,尤其是在受到外界干擾的情況下,會出現(xiàn)死機(jī)等故障。而采用設(shè)計的解碼器集成度高、設(shè)計靈活方便,在很大程度上解決了上述問題。
          隨著我國電力自動化水平的不斷發(fā)展,電力生產(chǎn)設(shè)備的可靠性和小型化是必然的趨勢。在這方面能發(fā)揮較好的作用,其應(yīng)用可使電力生產(chǎn)設(shè)備結(jié)構(gòu)更加簡單緊湊,性能更加可靠、穩(wěn)定。


          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: IRIG-B FPGA DC 解碼

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();