<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的數(shù)字激光自動功率控制系統(tǒng)設(shè)計

          基于FPGA的數(shù)字激光自動功率控制系統(tǒng)設(shè)計

          作者: 時間:2012-06-14 來源:網(wǎng)絡(luò) 收藏

          摘要:半導體激光器的是解決激光器閾值漂移的重要手段,本文設(shè)計了一個基于系統(tǒng),該控制系統(tǒng)主要由光電檢測、A/D轉(zhuǎn)換、SOC控制、APC判定、PWM反饋輸出及低通濾波幾個部分組成。該系統(tǒng)使用硬件資源少,根據(jù)不同的設(shè)計要求,通過增加PWM模塊和簡單的模擬器件或者改變控制寄存器的設(shè)置,就可以實現(xiàn)多級激光功率和多個激光器的控制,可以大大縮短設(shè)計周期。
          關(guān)鍵詞:半導體激光器;自動功率控制;現(xiàn)場可編程門陣列;閾值;漂移

          自從激光器在1960年發(fā)明以來,在激光通信中已經(jīng)成為了不可或缺的關(guān)鍵設(shè)備,半導體激光器(LD)是用于高速率光傳輸系統(tǒng)的有吸引力的光源,然而,遺憾的是LD的閾值隨溫度和壽命變化,且因器件的不同表現(xiàn)出現(xiàn)較大的差異。LD的閾值隨著溫度的升高而明顯增大。LD閾值的漂移,給使用帶來很大的不便,如果采用固定的偏流,則必然引起輸出光脈沖峰值功率的浮動,而且,閾值的漂移破壞了已經(jīng)設(shè)計好的工作點,從而引起有害光電延遲、張弛振蕩等現(xiàn)象。在LD高速工作時,這種現(xiàn)象的危害是不可忽視的。為了克服這些弊病,必須對輸出功率進行控制,使LD的工作能夠維持在正確的工作點上。
          姚嘉陵等曾設(shè)計基于模擬電路的APC自動激光功率控制電路,通過反饋來自動調(diào)整預(yù)偏置電流來達到穩(wěn)定LD輸出功率的控制。基本原理是一方面將LD背向輸出的光功率經(jīng)背向光探測器PD進行檢測,然后經(jīng)過放大器1進行放大,送到比較器的反相輸入端;另一方面,輸入信號和從直流穩(wěn)壓電源中取出的直流參考電壓經(jīng)過放大器2放大后送入比較器的同相輸入端,比較器的輸出作為反饋被送到LD的驅(qū)動端,調(diào)節(jié)偏流,達到穩(wěn)定LD輸出功率的目的。
          模擬電路方法實現(xiàn)的優(yōu)點是增益控制比較穩(wěn)定,缺點是需要加入的器件較多,且隨著使用時間的增加,模擬器件老化會影響反饋控制的誤差,另外,輸出的激光功率固定不可變,不能實現(xiàn)多級功率的控制。
          筆者提出一種基于的全器功率自動控制系統(tǒng),不但可以大大簡化電路結(jié)構(gòu),減少成本,同時消除由器件老化帶來誤差,還可以方便的改變激光器的輸出功率和實現(xiàn)激光器多級功率的控制。

          1 自動功率控制系統(tǒng)整體結(jié)構(gòu)
          基于的激光功率自動控制系統(tǒng)結(jié)構(gòu)如圖1所示其工作原理是:將半導體激光器LD背向輸出的光功率經(jīng)背向光探測器PD進行檢測后,轉(zhuǎn)換成模擬電壓信號,該模擬電壓信號經(jīng)過A/D轉(zhuǎn)換芯片的采樣和轉(zhuǎn)換,轉(zhuǎn)換成代表LD實際輸出功率的數(shù)字信號,該數(shù)字信號被送入FPGA芯片中的APC(自動功率控制模塊)進行分類、比較和處理,最終輸出調(diào)整后的激光器數(shù)字偏流信號,數(shù)字偏流信號經(jīng)過FPGA內(nèi)部的PWM模塊和外部的模擬低通濾波器轉(zhuǎn)換成模擬信號,來驅(qū)動半導體激光器LD。SOC用于設(shè)置多級激光器輸出功率設(shè)置,APC的工作、停止等控制。
          如圖1所示,本文所設(shè)計的全器自動功率控制系統(tǒng)由A/D轉(zhuǎn)換器、FPGA功能設(shè)計模塊和模擬低通濾波器3個部分組成。

          本文引用地址:http://www.ex-cimer.com/article/190252.htm

          a.jpg



          2 FPGA模塊設(shè)計
          本設(shè)計使用的是Avnet Design Services公司設(shè)計的FPGA評估板,該評估板使用的是Xilinx公司XC4VLX25-FF668型FPGA芯片。同時,板上還有32MB的DDR SDRAM和8MB的Intel StrataFlash,10/100M自適應(yīng)以太網(wǎng)接口、USB2.0接口和RS232串行接口,128x64的OLED(Organic Light Emitting Diode)圖形顯示,3組140針通用I/O連接器(AvBus)等硬件結(jié)構(gòu)組成。


          上一頁 1 2 3 4 下一頁

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();