PCB設(shè)計的各種疏忽及應對策略
圖9.盡可能保持地層完整,否則返回電流會引起串擾。本文引用地址:http://www.ex-cimer.com/article/190260.htm
填充地也稱為保護線,通常將其用于電路中很難鋪設(shè)連續(xù)接地區(qū)域或需要屏蔽敏感電路的設(shè)計(圖10)。通過在引線兩端,或者是沿線放置接地過孔(即過孔陣列),增大屏蔽效應8。請不要將保護線與設(shè)計用來提供返回電流通路的引線相混合,這樣的布局會引入串擾。
圖10.RF系統(tǒng)設(shè)計中須避免覆銅線浮空,特別是需要鋪設(shè)銅皮的情況下。
覆銅區(qū)域不接地(浮空)或僅在一端接地時,會制約其有效性。有些情況下,它會形成寄生電容,改變周圍布線的阻抗或在電路之間產(chǎn)生“潛在”通路,從而造成不利影響。簡而言之,如果在電路板上鋪設(shè)了一塊覆銅(非電路信號走線),來確保一致的電鍍厚度。覆銅區(qū)域應避免浮空,因為它們會影響電路設(shè)計。
最后,確保考慮天線附近任何接地區(qū)域的影響。任何單極天線都將接地區(qū)域、走線和過孔作為系統(tǒng)均衡的一部分,非理想均衡布線會影響天線的輻射效率和方向(輻射模板)。因此,不應將接地區(qū)域直接放置在單極PCB引線天線的下方。
綜上所述,應該遵循以下原則:
盡量提供連續(xù)、低阻的接地區(qū)域。
填充線的兩端接地,并盡量采用過孔陣列。
RF電路附近不要將覆銅線浮空,RF電路周圍不要鋪設(shè)銅皮。
如果電路板包括多個地層,信號線從一側(cè)過度另一側(cè)時,最好鋪設(shè)一個接地過孔。
晶體電容過大
寄生電容會使晶振的工作頻率偏離目標值9。因此,須遵循一些常規(guī)準則,降低晶體引腳、焊盤、走線或與RF器件連接的雜散電容。
應遵循以下原則:
晶體與RF器件之間的連線盡可能短。
相互之間的走線盡可能保持隔離。
如果并聯(lián)寄生電容太大,則去除晶體下方的接地區(qū)域。
平面走線電感
不建議使用平面走線或PCB螺旋電感,典型PCB制造工藝具有一定的不精確性,例如寬度、空間容差,從而對元件值精度影響非常大。因此,大多數(shù)受控和高Q值電感均為繞線式。其次,可以選擇多層陶瓷電感,多層片式電容廠商也提供這種產(chǎn)品。盡管如此,有些設(shè)計者還是在不得已的情況下選擇了螺線電感。計算平面螺旋電感的標準公式通常采用惠勒公式10:
評論