<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于CPLD的單片機(jī)PCI接口設(shè)計

          基于CPLD的單片機(jī)PCI接口設(shè)計

          作者: 時間:2012-03-13 來源:網(wǎng)絡(luò) 收藏

          2.2 讀寫C語言程序設(shè)計
          nb
          sp; 在在幫助下,讀寫設(shè)備就變得相當(dāng)簡單。首先,將pci_cbe等寄存器都聲明為外部存儲器變量,并根據(jù)的設(shè)計指定地址。然后,傳遞適當(dāng)?shù)膮?shù)給以下兩個讀寫子函數(shù),即可完成對設(shè)備配置空間、I/O空間、存儲器空間的讀寫操作。從PCI設(shè)備的返回數(shù)據(jù)存放在全局變量savedata中。

          實際上在寫PCI設(shè)備時,也可以從pci_data中得到返回數(shù)據(jù)。這個數(shù)據(jù)必須等于往PCI設(shè)備寫的數(shù)據(jù),原因參見ABEL HDL設(shè)計部分。利用這一點可以進(jìn)行差錯檢驗和故障判斷,視具體應(yīng)用而定。
          bdate unigned char request;
          sbit IRDY0=request^4;
          sbit FRAME0=request^5;
          sbit VALID=request^7;
          void readpci(unsigned char addr,unsigned char cbe){
          pci_address0=addr;
          pci_cbe=cbe;
          request=pci_request;
          while(!IRDY0 FRAME0)) request=pci_request;
          savedata0=pci_data0;
          savedata1=pci_data1;
          savedata2=pci_data2;
          savedata3=pci_data3;
          if(!VALID)printf(Data read is invalid! );
          }
          void writepci(uchar addr,uchar value0,uchar cbe){
          data uchar temp;
          pci_address0=addr;
          pci_datas0=value0;
          pci_cbe=cbe;
          request=pci_request;
          while(!(IRDY0 FRAME0)) request=pci_request;
          if(!VALID)printf(Data write is invalid!);
          }[NextPage]本文相關(guān)DataSheet:MAX7000 EPM7128

          地址周期時的總線命令,PCI_cbe[7~4]保存數(shù)據(jù)周期時的字節(jié)使能命令;pci_data0~pci_data3保存從PCI設(shè)備返回的數(shù)據(jù);pci_request是PCI總線讀寫操作狀態(tài)寄存器,用于向返回一些信息。當(dāng)單片機(jī)往pci_cbe寄存器寫入一個字節(jié)的時候,會復(fù)位中的狀態(tài)機(jī),觸發(fā)CPLD進(jìn)行PCI總線的讀寫操作;單片機(jī)則通過查詢pci_request寄存器得知讀寫操作完成,再從pci_data寄存器讀出PCI設(shè)備返回的數(shù)據(jù)。

          CPLD中狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)移圖如圖3所示。每一個狀態(tài)對應(yīng)FRAME與IRD信號的一種輸出,而其它輸入輸出信號線可由這兩個信號線和pci_cbe的值及TRDY的狀態(tài)決定。當(dāng)FRAME為有效時,AD[31~0]由pci_address驅(qū)動,而C/BE[3~0]由pci_cbe低4位驅(qū)動;當(dāng)IRDY有效時,C/BE[3~0]視總線命令,要么由pci_cbe高4位驅(qū)動,要么設(shè)為高阻態(tài),而AD[31~0]在pci_cbe[0]為“0”時,(PCI讀命令)設(shè)為高阻態(tài),而在pci_cbe[0]為“1”時(PCI讀命令)由pci_datas驅(qū)動。另外一方面,一旦TRDY信號線變?yōu)榈碗娖?,AD[31~0]線上的數(shù)據(jù)被送入pci_data寄存器,而C/BE[3~0]線上的數(shù)據(jù)被送入pci_request寄存器的低4位。

          考慮到在不正常情況下,PCI設(shè)備不會對PCI總線作出響應(yīng),即TRDY不會有效,為了不使?fàn)顟B(tài)機(jī)陷入狀態(tài)S2的僵持局面,另外增設(shè)了一個移位計數(shù)器mycounter。當(dāng)IRD信號有效時,計數(shù)器開始計數(shù)。計數(shù)溢出之后,不論PCI總線操作是否完成,狀態(tài)機(jī)都會從狀態(tài)S2轉(zhuǎn)移到狀態(tài)S3,即結(jié)束PCI總線操作。當(dāng)TRDY有效時,會立即置位mycounter.cout。

          PCI總線操作是否正確完成,可查詢pci_request的最高位是否為“1”,而IRDY與FRAME的值可分別查詢pci_request的第4位和第5位。這兩位反映了PCI總線操作所處的狀態(tài),兩位都為“1”時可以認(rèn)為PCI總線操作已經(jīng)完成。在實踐中,如果單片機(jī)的速度不是足夠快的話,可以認(rèn)為PCI總線操作總是即時完成的。這幾位的實現(xiàn)可參考源程序。



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();