<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > SoC用低電壓SRAM技術(shù)

          SoC用低電壓SRAM技術(shù)

          作者: 時間:2012-02-22 來源:網(wǎng)絡(luò) 收藏

          東芝在“2010 Symposium on VLSITechnology”上,發(fā)布了采用09年開始量產(chǎn)的40nm工藝技術(shù)。該技術(shù)為主要用于便攜產(chǎn)品及消費(fèi)類產(chǎn)品的低功耗工藝技術(shù)。通過控制晶體管閾值電壓的經(jīng)時變化,可抑制的最小驅(qū)動電壓上升。東芝此次證實(shí),單元面積僅為0.24μm2的32Mbit的驅(qū)動電壓可在確保95%以上成品率的情況下降至0.9V.因此,低功耗的驅(qū)動電壓可從65nm工藝時的1.2V降至0.9V以下。

          本文引用地址:http://www.ex-cimer.com/article/190733.htm

          降低SRAM的電壓是實(shí)現(xiàn)微細(xì)化時存在的最大技術(shù)課題之一。SRAM由于集成尺寸比邏輯部分小的晶體管,因此容易導(dǎo)致每個晶體管的閾值電壓不均。而且,使6個晶體管聯(lián)動可實(shí)現(xiàn)存儲器功能,因此每個晶體管的不均都容易引發(fā)性能不良。所以,尖端SoC“需要以較高的成品率制造大容量且工作的SRAM的技術(shù)”(東芝半導(dǎo)體系統(tǒng)LSI業(yè)務(wù)部系統(tǒng)LSI元件技術(shù)開發(fā)部部長親松尚人)。

          此次,作為滿足該要求的混載SRAM技術(shù),東芝開發(fā)出了不易受NBTI(negative bias temperatureinstability)等導(dǎo)致的閾值電壓變化影響的晶體管技術(shù)。NBTI是指晶體管的閾值電壓隨著時間的推移,受印加電壓及溫度的影響發(fā)生變化的現(xiàn)象。該公司此次的技術(shù)由2個要素構(gòu)成,分別是(1)控制NBTI發(fā)生,(2)控制NBTI等導(dǎo)致的閾值電壓變動對晶體管工作造成的影響。

          1.jpg
          在確保95%以上成品率的情況下,SRAM的驅(qū)動電壓可降至0.9V

          2.jpg
          通過向柵極絕緣膜添加Hf,控制NBTI

          3.jpg
          通過改進(jìn)硅化工藝,控制結(jié)漏導(dǎo)致的閾值電壓漂移


          上一頁 1 2 下一頁

          關(guān)鍵詞: SRAM SoC 低電壓

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();