<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 多節(jié)點大容量FPGA系統(tǒng)的遠程升級方法

          多節(jié)點大容量FPGA系統(tǒng)的遠程升級方法

          作者: 時間:2012-01-25 來源:網(wǎng)絡(luò) 收藏

            ATmega64單片機的標(biāo)準(zhǔn)串行口通過RXD直接連接SP485R芯片的RO引腳,通過TXD直接連接SP485R芯片的DI引腳。由單片機輸出的R/D信號直接控制SP485R芯片的發(fā)送器/接收器使能:R/D信號為1,SP485R芯片的發(fā)送器有效,接收器禁止,此時單片機可以向RS485總線發(fā)送數(shù)據(jù)字節(jié);R/D信號為0,SP485R芯片的發(fā)送器禁止,接收器有效,單片機可以接收來自RS485總線的數(shù)據(jù)字節(jié)。上拉電阻R1、下拉電阻R2用于保證未連接總線時的SP485R芯片處于空閑狀態(tài),以提高每個RS485的工作可靠性。6.8 V的TVS管V1、V2、V3用來保護RS485總線,避免RS485總線受外界干擾時產(chǎn)生的高壓損壞RS485收發(fā)器。

            2.2.2 ATmega64存儲空間的擴展

            ATmega64的尋址空間為64 KB,利用ATmega64自身的尋址系統(tǒng),只能訪問0x0000~0xFFFF的地址空間。顯然,這對于存儲和加載的配置數(shù)據(jù)是遠遠不夠的。以Xilinx公司的Spartan3系列為例,其配置數(shù)據(jù)所需的存儲空間如表2所列。

            表2 Spartan3系列配置文件大小

            以XC3S4000型FPGA為例,它的配置文件所需的存儲空間約為1.35 MB,已遠遠超出了ATmega64單片機的尋址空間。因此,為了能夠利用ATmega64單片機來實現(xiàn)對FPGA配置數(shù)據(jù)的讀寫,必須對其尋址空間進行擴展。擴展的硬件連接框圖如圖2中的單片機與Flash的連接部分所示。

            本設(shè)計中是使用通用I/O來擴展ATmega64單片機的尋址空間的。ATmega64單片機的總尋址空間為64 KB,但片內(nèi)4 KB的SRAM及各種寄存器占用了前面的部分尋址空間,故其片外存儲器尋址空間是0x1100~0xFFFF。因此將Flash的低15位地址直接接到ATmega64單片機的低15位地址總線上,其余6位高位地址用單片機的通用I/O進行選擇。尋址時單片機的專用地址口只輸出0x8000~0xFFFF的地址數(shù)據(jù),與通用I/O輸出的地址組合后給出Flash的讀寫地址。

            通過以上對ATmega64單片機尋址空間的擴展,可以實現(xiàn)ATmega64單片機對合適的Flash存儲器的尋址操作,從而解決了FPGA配置數(shù)據(jù)的存儲和讀取問題。

            2.2.3 用ATmega64實現(xiàn)FPGA的SELECTMAP加載

            Xilinx公司的Spartan3系列FPGA加載方式分為5種: Master Serial、Slave Serial、Master Parallel、Slave Parallel、JTAG。

            按照FPGA是否控制加載過程,加載方式可分為Master方式和Slave方式;按照加載數(shù)據(jù)時的數(shù)據(jù)位寬,可分為Serial方式和Parallel方式。用于加載的引腳主要有: PROG_B,CCLK,RDWR_B,DONE,INIT_B,CS_B,BUSY,D[0~7],M[0~2],HSWAP和JTAG接口(TDI、TMS、TCK、TDO)。加載過程大體分為3個步驟: 配置的建立、配置數(shù)據(jù)的加載和加載完成。

            SELECTMAP即Slave Parallel方式,是由外部控制器控制FPGA的加載過程,并以8位數(shù)據(jù)的形式向FPGA寫入加載數(shù)據(jù)的加載。圖2中FPGA與ATmega64的連接部分為ATmega64單片機采用SELECTMAP方式對FPGA進行加載的硬件連接框圖,具體實現(xiàn)過程如下:

            ATmega64通過將FPGA的PROG_B、CS_B和RDWR_B引腳置低來開啟加載過程,F(xiàn)PGA在PROG_B置低后開始清除內(nèi)部配置RAM,并將INIT_B腳置低。PROG_B重新置1后,在INIT_B由低變高的上升沿,F(xiàn)PGA采樣M[0~2]引腳獲取配置方式信息。ATmega64監(jiān)視FPGA的INIT_B腳,當(dāng)INIT_B腳由低變高時,說明FPGA已經(jīng)完成了內(nèi)部配置RAM的清除工作,并準(zhǔn)備好接收配置數(shù)據(jù)。在ATmega64給出的CCLK配置時鐘的上升沿,配置數(shù)據(jù)D[0~7]寫入配置RAM。當(dāng)FPGA接收完所有的配置數(shù)據(jù)后,DONE引腳被FPGA置為高電平。ATmega64可以通過監(jiān)視DONE引腳來判斷FPGA是否加載完成。對于Spartan3系列的FPGA,如果配置FPGA的CCLK的頻率高于50 MHz,則外部控制器還需要監(jiān)視FPGA的BUSY引腳。當(dāng)BUSY腳為高時,說明FPGA還未完成上一個配置數(shù)據(jù)的處理,此時外部控制器需要繼續(xù)保持上一個配置數(shù)據(jù)在D[0~7]引腳,直至BUSY引腳回到低電平。對于本設(shè)計的應(yīng)用,ATmega64給出的配置時鐘頻率遠低于50 MHz,不必考慮BUSY引腳的控制作用。

            3 軟件設(shè)計

            3.1 主控計算機的軟件設(shè)計

            主控制計算機的軟件運行狀態(tài)應(yīng)該分為兩種: 一是平時的查詢控制狀態(tài),用來查詢和控制系統(tǒng)中各個的工作狀態(tài);二是系統(tǒng)的升級狀態(tài),用來執(zhí)行對各個子的升級控制。如圖4所示,這兩種狀態(tài)是可以相互轉(zhuǎn)換的。

            圖4 主控計算機主要狀態(tài)

            軟件的查詢控制狀態(tài),是由系統(tǒng)所要實現(xiàn)的主要功能決定的,不屬于本文所討論的范疇。在系統(tǒng)的升級狀態(tài),主控計算機先要通過以太網(wǎng)獲得系統(tǒng)各個節(jié)點的遠程升級數(shù)據(jù),待全部升級數(shù)據(jù)接收完成后,向系統(tǒng)的一個節(jié)點發(fā)送升級指令。節(jié)點響應(yīng)并建立起通信連接后,將該節(jié)點的升級數(shù)據(jù)全部發(fā)送到該節(jié)點。接下來,主控計算機判斷上一個節(jié)點是否為最后一個需要升級的節(jié)點,如果不是,則繼續(xù)進行下一個節(jié)點升級數(shù)據(jù)的傳輸。系統(tǒng)所有的節(jié)點升級完成后,等待外部輸入的控制命令。例如,讓整個系統(tǒng)重新啟動,加載新的數(shù)據(jù);或暫時不重新啟動而返回查詢控制狀態(tài)。軟件流程如圖5所示。

            圖5 系統(tǒng)升級狀態(tài)流程

            3.2 子節(jié)點的軟件設(shè)計

            對于子節(jié)點的軟件設(shè)計,與主控計算機一樣,也分為平時的查詢控制狀態(tài)和系統(tǒng)升級狀態(tài),并且它們之間也能夠與主控計算機一起相互轉(zhuǎn)換;但ATmega64單片機還要承擔(dān)對FPGA的加載任務(wù)。開機運行后,ATmega64單片機先加載子節(jié)點FPGA,使子節(jié)點能夠正常工作。子節(jié)點正常工作后,監(jiān)視RS485總線并判斷有無對本節(jié)點的通信。當(dāng)主控計算機要求與本節(jié)點建立通信連接時,發(fā)送反饋信息,與其建立通信連接。子節(jié)點根據(jù)主控計算機發(fā)送的命令,進入查詢控制模式或者遠程升級模式。進入遠程升級模式后,子節(jié)點接收主控計算機發(fā)來的遠程升級數(shù)據(jù),升級數(shù)據(jù)經(jīng)過校驗后寫入Flash。升級完成后繼續(xù)等待主控計算機的命令,重新啟動或繼續(xù)運行。其具體的軟件設(shè)計流程如圖6所示。

            圖6 子節(jié)點軟件流程

            結(jié)語

            FPGA既繼承了ASIC的大規(guī)模、高集成度、高可靠性的優(yōu)點,又克服了普通ASIC周期長、投資大、靈活性差的缺點,逐步成為許多系統(tǒng)實現(xiàn)的理想選擇。特別是隨著FPGA容量和性能的提升,加上其獨特的硬件升級能力,其應(yīng)用范圍越來越廣。本文所提出的對FPGA構(gòu)成的多節(jié)點系統(tǒng)的遠程升級,系統(tǒng)構(gòu)成簡單、技術(shù)成熟,而且具有明顯的成本優(yōu)勢。


          上一頁 1 2 下一頁

          關(guān)鍵詞: FPGA 節(jié)點 大容量 方法

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();