<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于Flash型FPGA的信號源卡設計

          基于Flash型FPGA的信號源卡設計

          作者: 時間:2011-09-13 來源:網(wǎng)絡 收藏

          c.jpg



          4 實驗結果
          圖4是用撥碼開關輸出250 Hz和100 Hz的測試結果。從實驗結果中可以看出當撥碼開關的前9位為011111010,第10個和第11個撥碼開關為10,然后把示波器的紅色探針放到排母的第9根到第12根上的任意一根可以在示波器上看到三角波,并且在圖的右下角可以看到當前波形的頻率,該頻率為261 Hz與理論上相差不大。當把撥碼開關的前9位改為001100100時,示波器的頻率顯示為100.94 Hz,達到了預期的效果。

          d.jpg


          圖5為同一個方波信號同時輸出四路,當?shù)?0個和第11個撥碼開關為11時,會在排母的第13根到第16根上同時輸出方波信號,從圖片的左邊到右邊分別為探針從第16路到第13路探測出的波形,可以看到四路都有方波信號,實現(xiàn)了四路同時輸出信號的功能。

          e.jpg


          通過實驗結果可以看出該卡的設計實現(xiàn)了方波,三角波,正弦波和直流信號的多路輸出以及頻率在1~500 Hz可調(diào)的功能。


          上一頁 1 2 3 下一頁

          關鍵詞: Flash FPGA 信號源

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();