<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應用 > 基于FPGA的自適應波束形成算法實現(xiàn)

          基于FPGA的自適應波束形成算法實現(xiàn)

          作者: 時間:2011-07-11 來源:網(wǎng)絡(luò) 收藏

            3 系統(tǒng)仿真與驗證

            本文設(shè)計核心部分是基于Stratix系列EPlS10芯片設(shè)計的分別對I/Q兩路原始數(shù)據(jù)進行DLMS自適應和復數(shù)乘加運算,在QuartusⅡ環(huán)境下用VHDL語言編寫了各功能模塊,并進行了仿真,共占用了2 703個邏輯單元,同時應用Matlab對數(shù)字結(jié)果進行波形仿真,以下為仿真驗證的結(jié)果。

            圖5為主控模塊的仿真波形,其中ST0,ST1,ST2,ST3為復數(shù)乘法的4種組合,clk_regbt用來控制乘法器完成乘法,counter_bt用來控制乘數(shù)的位選,clk_reg用來控制運算新數(shù)的進入、上次計算的完畢和結(jié)果的輸出。

          基于FPGA圓陣超聲自適應波束形成的設(shè)計

            圖6為復數(shù)乘加模塊功能仿真結(jié)果,dc_out,ds_out,xc_out,xs_out分別是輸入信號和期望信號的實部和虛部,ec_out,es_out,yc_out,ys_out分別為誤差和濾波輸出的實部和虛部。

          基于FPGA圓陣超聲自適應波束形成的設(shè)計

            圖7為系統(tǒng)仿真測試結(jié)果:系統(tǒng)預形成波束方向為0°方向,干擾從45°傳來,通過仿真結(jié)果可以看出,主波束在0°方向形成,和預形成主波束吻合,在45°干擾方向形成零陷,并且提高了主波束的增益,滿足系統(tǒng)的設(shè)計要求。

          基于FPGA圓陣超聲自適應波束形成的設(shè)計

            4 結(jié) 語

            自適應DBF是現(xiàn)代聲納陣列信號處理的關(guān)鍵技術(shù)之一,本文介紹了利用芯片實現(xiàn)的自適應BDF結(jié)構(gòu),給出了相應的硬件設(shè)計和仿真驗證,采用結(jié)構(gòu),硬件成本低,在自適應陣列信號處理系統(tǒng)中具有很好的應用前景,給公司到來很多的發(fā)展空間。




          上一頁 1 2 3 4 下一頁

          關(guān)鍵詞: FPGA 自適應波束 算法

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();