<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設計

          線性調(diào)頻信號基于FPGA IP核的脈沖壓縮設計

          作者: 時間:2011-06-28 來源:網(wǎng)絡 收藏

          2.2.4 IFFT運算
          IFFT運算的處理單元和FFT的處理單元采用相同的結構來實現(xiàn)。具體的實現(xiàn)方法是,在做IFFT運算前,先交換輸入數(shù)據(jù)的實部和虛部,然后送入FFT處理單元按照FFT結構進行運算,得到運算結果后,再對其實部和虛部進行交換,然后除以運算點數(shù)1 024,就可以得到IFFT后的運算結果。
          2.3 工程軟件仿真
          利用ModelSim仿真軟件首先對程序代碼進行時序功能仿真,完成邏輯的綜合與實現(xiàn)之后再進行布局布線后仿真,此時的仿真已基本接近真實情況。綜合后的仿真情況如圖7所示,仿真結果表明軟件運行正常,可實現(xiàn)。

          本文引用地址:http://www.ex-cimer.com/article/191135.htm

          c.JPG


          2.4 測試數(shù)據(jù)分析
          完成程序編制及仿真之后,把軟件加載至中進行全面測試。通過Chipscope軟件可以采集到A/D之后的I/Q線性調(diào)頻基帶信號數(shù)據(jù)以及經(jīng)過處理后的脈壓數(shù)據(jù),把A/D后采集到的數(shù)據(jù)放在Matlab中進行理想的,與實際的脈壓結果進行對比。從圖8中可以看出,兩種處理的結果是一致的,主副瓣比大約都在35 dB左右,主瓣寬度也基本相同。如圖8所示。

          k.JPG

          d.JPG


          脈沖壓縮系統(tǒng)軟、硬件調(diào)試完畢之后,通過板上的D/A輸出可以直接監(jiān)測脈沖壓縮后的I/Q信號波形,如圖9所示。

          3 結語
          本文主要介紹了一種利用FPGA 設計脈沖壓縮的方法,通過各種仿真與實際測試表明脈沖壓縮結果正確。這種基于的模塊化設計方法非常靈活,參數(shù)的設置和修改方便,大大縮減了設計的開發(fā)周期。需要注意的是,雖然的內(nèi)部結構和實現(xiàn)功能已經(jīng)固定,但設計時也要結合算法原理和IP核的自身特點綜合考慮,對參數(shù)進行合理設置,以便獲得硬件資源和運算速度的最優(yōu)化。


          上一頁 1 2 3 4 下一頁

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();