<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應用 > FPGA設(shè)計中仿真技術(shù)解決故障的方法

          FPGA設(shè)計中仿真技術(shù)解決故障的方法

          作者: 時間:2011-06-01 來源:網(wǎng)絡(luò) 收藏

            仿真解決故障的

            通過對這個異步FIFO問題的解決,可以證明這種通過所抓信號建立bug存在條件,定位、清除bug的是可行的。步驟如下:

            圖3 SignalTap II LiST File界面

           ?、賹ug出現(xiàn)時SignalTap抓的信號保存成文檔文件

            Quartus II 平臺用SignalTap抓到信號的界面如圖2所示。

            在信號名稱上單擊右鍵,選擇圖2所示Create SignalTap II List File選項,生成如圖3格式界面。

            圖3中界面上半部分顯示的是list對信號個數(shù)及信號名的描述,下半部分是采樣點所對應的信號值,帶h的表示是十六進制數(shù)值。

            將list file另存為文本格式文件即可,如圖4所示。

            

            圖4 “另存為”選項界面

            此后可以把這個文本文件中無用的描述刪掉,只留SignalTap抓出來的數(shù)據(jù)(空格、h等符號也要刪掉),另存為.dat文件供仿真使用。

            有了故障出現(xiàn)時的輸入數(shù)據(jù),我們就可以在仿真環(huán)境下構(gòu)建故障出現(xiàn)的條件。



          關(guān)鍵詞: FPGA 仿真技術(shù) 方法

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();