多路接口與E1協(xié)議轉(zhuǎn)換器設(shè)計(jì)與實(shí)現(xiàn)
對(duì)于沒有使用的空閑時(shí)隙,系統(tǒng)可以根據(jù)時(shí)隙分配寄存器的值識(shí)別空閑時(shí)隙。在發(fā)送端,默認(rèn)發(fā)送全“1”數(shù)據(jù),在接收端,拋棄該無用數(shù)據(jù);對(duì)于一路接口數(shù)據(jù)不能完全填滿一個(gè)或多個(gè)數(shù)據(jù)時(shí)隙產(chǎn)生的半空時(shí)隙,采取循環(huán)發(fā)空包的方法來填充半空時(shí)隙,空包格式固定為“000 01111”。在接收端,檢測(cè)到這樣的空包數(shù)據(jù),丟棄不用。
下面主要實(shí)現(xiàn)V.35,RS 449,RS 232三路接口與E1協(xié)議轉(zhuǎn)換的設(shè)計(jì)。通過三路接口與E1協(xié)議轉(zhuǎn)換的實(shí)現(xiàn),驗(yàn)證多路接口同時(shí)與E1協(xié)議轉(zhuǎn)換的可行性。本文引用地址:http://www.ex-cimer.com/article/191187.htm
1.3 系統(tǒng)硬件原理框圖與模塊功能描述
系統(tǒng)硬件原理框圖如圖2所示,主要由接口芯片、FPGA、CPLD、微處理器構(gòu)成。
LTC1546/LTC1544:多功能接口芯片LTC1546,LTC1544,二者結(jié)合,構(gòu)成全功能的多協(xié)議接口界面,支持RS232,RS449,EIA530,EIA-530-A,V.35,V.36,X.21協(xié)議,協(xié)議的選擇可完全由軟件進(jìn)行。
MPC875:飛思卡爾MPC875嵌入式CPU,基于POWERPC架構(gòu),主頻高達(dá)133 MHz,8 KB指令cache,8 KB數(shù)據(jù)cache,總線頻率最高可達(dá)80 MHz。
EP3C25F324C8:Altera公司的CycloneⅢ系列FPGA,性價(jià)比高,資源豐富。
EPM7256 AETCl44-7:A1tera公司MAX7000AE系列CPLD,支持多種接口電平。由于LTC1546,LTC1544接口電平為5 V,F(xiàn)PGA不支持這樣的接口電壓,這里使用CPLD作接口電路。
XRT82D20:RXAR公司的E1線路接口芯片,支持單路E1,具有HDB3編碼、時(shí)鐘恢復(fù)、線路驅(qū)動(dòng)等功能,75 Ω或者120 Ω阻抗匹配。
keyboard:4×4鍵盤,用來接收時(shí)隙分配設(shè)置輸入。
LED:LED指示燈,共30個(gè),用來指示30個(gè)數(shù)據(jù)時(shí)隙的使用情況:當(dāng)LED燈點(diǎn)亮?xí)r,表示該時(shí)隙已經(jīng)使用;LED燈不亮,表示該時(shí)隙為空閑。
評(píng)論