<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD的信道編解碼器的設計與實現(xiàn)

          基于CPLD的信道編解碼器的設計與實現(xiàn)

          作者: 時間:2011-05-30 來源:網(wǎng)絡 收藏

          2.3 單極性變雙極性的實現(xiàn)
          因為經過插“B”模塊后,“V”、“B”、“1”已經分別用雙相碼“11”、“10”、“01”標識。“0”用“00”標識。而在實際應
          用中,或FPGA端口的輸出電壓只有正極性電壓,且在波形仿真中也只有“+1”和“0”,而無法識別“-1”。所以要得到所需HDB3編碼的結果,需定義“00”、“01”、“10”來分別表示“0”、“-1”、“+1”。可將插“B”模塊后輸出的“00”、“01”、“10”、“11”組合轉換為“00”、“01”、“10”組合,再通過“00”、“01”、“10”控制四選一數(shù)字開關的地址來選擇輸出通道,就可以實現(xiàn)0、-B、+B。本設計使用CC4052的一組通道作為四選一數(shù)字開關,從而將或FPGA目標芯片的標識性輸出轉換成雙極性信號,最終實現(xiàn)HDB3非歸零編碼。
          2.4 HDB3編的仿真
          在此,以四連“0”的可能性通過多“0”消息代碼進行分析,并利用EDA工具對VHDL源程序進行編譯、適配、優(yōu)化、邏輯綜合與仿真。仿真結果顯示其完全可以達到編碼要求。而將HDB3編碼硬件描述下載到或FPGA目標芯片中,然后連接好CC4052進行實際應用測試(用示波器測得)的編碼波形如圖2所示。

          本文引用地址:http://www.ex-cimer.com/article/191190.htm

          e.jpg



          3 實驗結果
          利用QUARTUS2開發(fā)工具進行編譯和仿真,HDB3仿真波形如圖3所示。

          f.jpg



          4 結論
          本設計主要是通過用VHDL語言對可編程邏輯器件CPLD進行控制,基于Altera公司的Quartus X軟件開發(fā)平臺,以原理圖和VHDL語言方法混合輸入設計,實現(xiàn)了信道編碼、HDB3碼和卷積碼的編解碼過程。該設計方案與專用的基帶傳輸碼型編碼芯片相比,有以下優(yōu)勢:體積小,集成度高,開發(fā)周期短,設計過程簡單便捷,運行速度快,使用方便,成本低。本文設計的編能夠彌補專用基帶傳輸碼型編碼芯片的不足,具備一定的工程應用價值。


          上一頁 1 2 3 下一頁

          關鍵詞: CPLD 信道編解 碼器

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();