基于OrCAD/PSpice的波形發(fā)生電路設(shè)計(jì)仿真
在執(zhí)行分析后打開輸出數(shù)據(jù)文件,可以查看傅里葉分析所得出的具體數(shù)據(jù)如表1所示。從表中可見基波成分最強(qiáng),其幅值為4.296 V。而總的諧波失真系數(shù)為1.764492E+01PERCENT。本文引用地址:http://www.ex-cimer.com/article/191240.htm
由于極間電容分別與C3、C4并聯(lián),所以為了減小晶體管與回路的耦合,加大回路電容C3、C4的值,同時(shí)為了不影響振蕩頻率在回路中增加一個(gè)與L串聯(lián)的電容C5。各電容取值須滿足C3>>C5,C4>>C5。在須要改變振蕩頻率時(shí)如果調(diào)節(jié)C3會(huì)引起振蕩幅度下降,難于起振,為解決這一矛盾,在電感兩端并聯(lián)一個(gè)小的可變電容C6。這樣回路等效電容CΣ≈C5+C6,于是。由此可見,電路的頻率幾乎與C1、C2無關(guān)。
從圖6中可以看出周期穩(wěn)定性明顯增強(qiáng):B-A=150.701-150.617=0.084 us.C-B=150.787-150.701=0.086 us,D-C=150.871-150.787=0.084 us,E-D=150.955-150.871=0.084 us,即頻率穩(wěn)定度明顯提高一個(gè)數(shù)量級(jí)。
4 結(jié)束語
本文利用正反饋原理設(shè)計(jì)了典型的電容三點(diǎn)式振蕩電路,并在此基礎(chǔ)上對(duì)電路進(jìn)行了改進(jìn),以提高振蕩波形的頻率穩(wěn)定度。通過基于OrCAD/PSpice的仿真分析,以圖像可視化的方式顯示了電路起振過程及輸出波形,并通過仿真驗(yàn)證了改進(jìn)的效果,電路輸出波形好,諧波分量小,達(dá)到了預(yù)期效果?;赑spice的電路仿真設(shè)計(jì)快捷、直觀,避免了傳統(tǒng)設(shè)計(jì)方法為了確定元件參數(shù)進(jìn)行的復(fù)雜運(yùn)算。
評(píng)論