基于FPGA和LabView的遙測(cè)信號(hào)模擬源設(shè)計(jì)
2 系統(tǒng)設(shè)計(jì)
本設(shè)計(jì)主要由兩部分組成:上位機(jī)LabView和下位機(jī)FPGA。
2.1 方案設(shè)計(jì)
以LabView為軟件開發(fā)平臺(tái)開發(fā)人機(jī)交互界面,FPGA接受上位機(jī)命令以可變頻率固定格式循環(huán)發(fā)送上位機(jī)傳送的數(shù)據(jù)。設(shè)計(jì)流程,如圖3所示。本文引用地址:http://www.ex-cimer.com/article/191246.htm
2.2 上位機(jī)設(shè)計(jì)
上位機(jī)用LabView設(shè)計(jì)人機(jī)交互界面,計(jì)算出頻率累加字K,通過I/O卡向下位機(jī)傳送數(shù)據(jù)和命令。主要傳送以下幾個(gè)方面:圖像數(shù)據(jù)、數(shù)字量信息字、幀頭校驗(yàn)字、發(fā)送校驗(yàn)字和K。其程序面板,如圖4所示。
2.3 下位機(jī)設(shè)計(jì)
下位機(jī)通過I/O卡接受上位機(jī)傳輸?shù)臄?shù)據(jù)和命令,并將待發(fā)送數(shù)據(jù)存儲(chǔ)到單口RAM中,接收上位機(jī)開始命令后以可變頻率、固定格式循環(huán)發(fā)送存儲(chǔ)在單口RAM中的數(shù)據(jù)。數(shù)據(jù)傳輸格式如下:一幀數(shù)據(jù)130行,每行包括128 Byte。每幀數(shù)據(jù)開始發(fā)送時(shí),先發(fā)送幀頭校驗(yàn)字,然后再發(fā)送圖像數(shù)據(jù)。圖像數(shù)據(jù)發(fā)送完畢后,緊接著發(fā)送校驗(yàn)字,再發(fā)送數(shù)字量信息字。下位機(jī)硬件框圖如圖5所示。
評(píng)論