<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復(fù)接器的設(shè)計(jì)

          基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復(fù)接器的設(shè)計(jì)

          作者: 時(shí)間:2011-03-14 來源:網(wǎng)絡(luò) 收藏

            1.2 設(shè)計(jì)方案

            1.2.1 幀結(jié)構(gòu)

            該單元不要求與其他復(fù)分接設(shè)備互聯(lián)互通,所以采用自定義的幀結(jié)構(gòu)。幀頭采用集中幀碼,幀頭固定為12 bits。幀結(jié)構(gòu)如表1 所示。

            根據(jù)表1 可以計(jì)算出每幀的幀長L 為7 680 bit,線路速率R 為768 kbps 時(shí),幀周期T 為:


            幀頻F s 為:


          表1 幀結(jié)構(gòu)

          幀結(jié)構(gòu)


            1. 2. 2 復(fù)接器

            復(fù)接器部分負(fù)責(zé)將各支路信息數(shù)據(jù)和幀頭合成一路數(shù)據(jù)流。它由時(shí)鐘發(fā)送電路、數(shù)據(jù)接收存貯器、數(shù)據(jù)緩沖單元和數(shù)據(jù)復(fù)接電路組成。時(shí)鐘發(fā)送電路產(chǎn)生復(fù)接各支路信息數(shù)據(jù)所需的時(shí)隙,時(shí)鐘通過使用內(nèi)部時(shí)鐘源或由接收時(shí)鐘鎖相得到; 數(shù)據(jù)接收存貯器為一雙口RAM,用來接收數(shù)字音頻數(shù)據(jù); 數(shù)據(jù)緩沖單元用來把同步數(shù)據(jù)等數(shù)據(jù)的相位調(diào)整到滿足可以進(jìn)行復(fù)接的相位; 數(shù)據(jù)復(fù)接電路將上述數(shù)據(jù)合成一路線路數(shù)據(jù); 復(fù)接器的組成框圖如圖2 所示。

          復(fù)接器組成框圖
          圖2 復(fù)接器組成框圖



          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();