<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的AD7862接口電路設(shè)計(jì)

          基于FPGA的AD7862接口電路設(shè)計(jì)

          作者: 時(shí)間:2010-12-22 來源:網(wǎng)絡(luò) 收藏

          e.JPG
          3 設(shè)計(jì)電路的仿真驗(yàn)證
          最終設(shè)計(jì)用QuartusⅡ軟件編譯綜合后在板上測(cè)試,電路接受到的轉(zhuǎn)換數(shù)據(jù)傳給DSP芯片,然后將DSP受到的數(shù)據(jù)用實(shí)時(shí)監(jiān)控軟件顯示。圖3是給輸入端加50 Hz的正弦波信號(hào)(同時(shí)對(duì)其中三個(gè)輸入端加信號(hào)),監(jiān)控軟件顯示的波形。
          g.jpg

          從圖3波形圖可以看出,驅(qū)動(dòng)電路成功的控制了芯片的采樣過程,從而驗(yàn)證了驅(qū)動(dòng)電路設(shè)計(jì)的正確性。

          本文引用地址:http://www.ex-cimer.com/article/191428.htm

          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA 7862 AD 接口

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();