<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于CycloneII系列FPGA的DDFS信號源實現(xiàn)

          基于CycloneII系列FPGA的DDFS信號源實現(xiàn)

          作者: 時間:2009-12-11 來源:網(wǎng)絡(luò) 收藏

          4 結(jié)果分析
          本設(shè)計在QuartusII6.0的平臺上完成設(shè)計工作,其仿真波形如圖4所示。在仿真波形中設(shè)置的步進長度為1024點。由于有狀態(tài)機進行流程控制,產(chǎn)生的波形較平滑,元多滑毛刺產(chǎn)生。若要進一步提高輸出信號頻率范圍,則設(shè)計過程中,不應(yīng)對時鐘信號進行分頻。

          本文引用地址:http://www.ex-cimer.com/article/191855.htm

          同時,還可以利用QuartusII的SigTapII工具對所設(shè)計的程序進行硬件驗證,設(shè)置好相應(yīng)步進后,相應(yīng)的輸出波形如圖5及圖6所示??梢娝a(chǎn)生的低頻正弦信號波形平滑,而頻率較高時有一定的毛刺,這可以通過后級的低通濾波電路(如切比雪夫低通濾波網(wǎng)絡(luò)等)來進行濾除。

          本設(shè)計使用的邏輯單元只占片上資源的1%,存儲單元占54%,I/O口占13%??梢娭饕Y源為片上的存儲單元,如果提高一位地址位,則數(shù)據(jù)量翻倍,片上ROM不夠用。通過QuartusII6.0的時鐘分析,本設(shè)計可達到的最高時鐘為149.41 MHz,而地址發(fā)生的時鐘為時鐘的4分頻,故地址發(fā)生單元的最高時鐘可達37.352 5 MHz,相應(yīng)的輸出信號最高頻率可達4.665 MHz,相應(yīng)的最低頻率及頻率步進為284.976 Hz。

          5 結(jié)束語
          本設(shè)計在不向外擴展ROM存儲器的情況下,對設(shè)計進行優(yōu)化,充分利用Cyclone II系列的片上資源,其輸出正弦信號最高頻率可達4 MHz以上。只要采用更好的方案進行設(shè)計,使采樣點可以做到232個及以上,頻率分辨率可以做到0.015 Hz,達到mHz量級,進一步提高的輸出信號頻率范圍及頻率分辨率等技術(shù)指標,可利用Cyclone II系列芯片設(shè)計出性能優(yōu)良的,達到實用的要求。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: CycloneII FPGA DDFS 信號源

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();