<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設計應用 > 首款串行 RapidIO 2.1 IP 解決方案(Altera)

          首款串行 RapidIO 2.1 IP 解決方案(Altera)

          作者: 時間:2009-11-18 來源:網絡 收藏

          公司 宣布推出業(yè)界首款支持 ® 規(guī)范的知識產權 () 內核。 的串行 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 內核專門針對擁有多個嵌入式收發(fā)器的 Stratix® IV FPGA 而優(yōu)化,并得到了QuartusII 軟件 v9.1 的支持。

          本文引用地址:http://www.ex-cimer.com/article/191886.htm

          規(guī)范在許多應用中均可實現高達 20 GBaud 速率的高性能,其中包括新一代無線基站、高性能系統和 DSP 陣列 (farm)。RapidIO 規(guī)范支持基于 全套串行 RapidIO 解決方案,其包括一個后向兼容 RapidIO 1.3 規(guī)范的終端 IP 內核、參考設計、應用手冊、測試平臺,以及一些領先的數字信號處理器和開關廠商的互操作性報告。該串行 RapidIO IP 內核已獲得 RapidIO 商會總線功能模型的質量認可,同時還獲得了 Altera 40-nm Stratix IV GX 及 Stratix IV GT FPGA 和 HardCopy® IV GX ASIC 的支持。

          Altera 器件產品市場高級總監(jiān) Luanne Schirrmeister 說:“我們的許多無線客戶極為重視系統帶寬和可靠性,對他們而言,串行 RapidIO 是一種頗受歡迎的接口。將業(yè)界首款支持 2.1 規(guī)范的串行 RapidIO IP 內核與 Altera 業(yè)界領先的 FPGA 以及收發(fā)器技術相結合,讓我們能夠從容地滿足客戶最為重視的系統要求,其中包括性能、可靠性和可擴展性?!?/p>

          價格和供貨信息
          串行 RapidIO IP 解決方案是 Altera MegaCore® IP 庫的一部分,下載并安裝Quartus II 軟件 v9.1 后即可用于評估。



          關鍵詞: RapidIO Altera 2.1 IP

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();