<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > LS碼及其FPGA的實現(xiàn)

          LS碼及其FPGA的實現(xiàn)

          作者: 時間:2009-11-11 來源:網(wǎng)絡(luò) 收藏

          3 的下載測試
          完成了設(shè)計輸入和仿真后,就可以進(jìn)行的下載測試,所針對的是基于Xilinx Spartan2S-300E的芯片的硬件環(huán)境。圖6~圖8是使用FLUKE199C型示波器觀測到的波形。其中,圖6是C碼和S碼分別擴(kuò)頻后的串行模塊serial_out輸出,圖中的每一虛線單元格對應(yīng)10 μs,可以粗略算出此時的串行速率大約為1 Mb/s,與所需1.024 Mb/s基本吻合。

          圖7和圖8分別是C碼和S碼解擴(kuò)后的輸出與原始的數(shù)據(jù)碼元IN的比較,可以大致估算出Cout和Sout的數(shù)據(jù)速率大約為64 Kb/s,測試結(jié)果表明所設(shè)計正確,硬件平臺運行穩(wěn)定。


          4 結(jié) 語
          本文通過對在FPGA中的實現(xiàn)進(jìn)行了研究,介紹了的構(gòu)造和相關(guān)性,主要介紹了構(gòu)造的算法驗證,F(xiàn)PGA的設(shè)計輸入、仿真以及下載測試,仿真和測試的結(jié)果表明所設(shè)計的輸出正確,達(dá)到了預(yù)期的目的。今后的工作主要包括LS碼在FPGA中的調(diào)制、解調(diào)、同步等算法的實現(xiàn)。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA LS碼

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();