<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的VGA時(shí)序彩條信號實(shí)現(xiàn)

          基于FPGA的VGA時(shí)序彩條信號實(shí)現(xiàn)

          作者: 時(shí)間:2009-08-26 來源:網(wǎng)絡(luò) 收藏

          3.3 用下載驗(yàn)證結(jié)果
          對上述分析的兩個(gè)模塊,已經(jīng)用QuartusⅡ軟件進(jìn)行仿真驗(yàn)證,并得到正確的仿真圖形。通過了軟件的測試,設(shè)計(jì)進(jìn)入了最終階段――硬件的調(diào)試與通過,本設(shè)計(jì)采取的是開發(fā)板,圖7就是開發(fā)板的實(shí)物圖,將程序?qū)懭隤C機(jī)經(jīng)過FPGA芯片在接口處輸出數(shù)據(jù),并顯示在CRT顯示器中。圖 8,圖9就是設(shè)計(jì)出的8種彩色條紋輸出顯示控制器設(shè)計(jì)的最終輸出結(jié)果。

          由實(shí)驗(yàn)結(jié)果可以看出,該設(shè)計(jì)可以正確地輸出8種彩色的橫條紋和豎條紋。從而驗(yàn)證模塊的及彩條模塊的正確性。


          4 結(jié) 語
          在調(diào)試電路時(shí),使用FPGA中多余的邏輯產(chǎn)生和彩條,所產(chǎn)生的信號穩(wěn)定可靠,為電路調(diào)試帶來了很多方便。
          在實(shí)際應(yīng)用中,還可以方便地修改彩條信號產(chǎn)生模塊。比如,可以修改行、場計(jì)數(shù)器的判斷值,以調(diào)整彩條的大小,增加延時(shí)跳變的功能,使輸出的彩條信號產(chǎn)生各種變化。此外,與VGA信號類似,改變行、場狀態(tài)機(jī)的轉(zhuǎn)換值和行、場計(jì)數(shù)器的設(shè)置,還可以產(chǎn)生其他各種模式的圖像信號,以適應(yīng)不同分辨率圖像顯示的需要。如果在該設(shè)計(jì)的基礎(chǔ)上加上采集模塊,就可以顯示希望顯示的圖片。


          上一頁 1 2 3 下一頁

          關(guān)鍵詞: FPGA VGA 時(shí)序 信號

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();