<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 非制冷紅外焦平面陣列信號(hào)處理系統(tǒng)設(shè)計(jì)

          非制冷紅外焦平面陣列信號(hào)處理系統(tǒng)設(shè)計(jì)

          作者: 時(shí)間:2009-07-24 來(lái)源:網(wǎng)絡(luò) 收藏

          摘要:介紹了320×240陣列(UFPA)的信號(hào)處理系統(tǒng);采用復(fù)雜可編程邏輯器件(FPGA)產(chǎn)生陣列的驅(qū)動(dòng)時(shí)序。應(yīng)用數(shù)字信號(hào)處理(DSP)技術(shù)實(shí)現(xiàn)陣列的非均勻校正。實(shí)驗(yàn)及仿真結(jié)果表明:FPGA可產(chǎn)生焦平面陣列所需時(shí)序,DSP對(duì)焦平面陣列的非均勻校正效果較好。
          關(guān)鍵詞:焦平面陣列(UFPA);驅(qū)動(dòng)電路;FPGA;非均勻校正;DSP

          本文引用地址:http://www.ex-cimer.com/article/191983.htm


          1 引言
          紅外熱成像儀是一種可探測(cè)目標(biāo)的紅外輻射,通過(guò)光電轉(zhuǎn)換、電信號(hào)處理等手段,將目標(biāo)物體的溫度分布圖像轉(zhuǎn)換成視頻圖像的設(shè)備,是集光、機(jī)、電等尖端技術(shù)于一體的高新技術(shù)產(chǎn)品。同時(shí),焦平面探測(cè)器使整個(gè)紅外熱成像系統(tǒng)省去了復(fù)雜的制冷系統(tǒng),成本大大降低,使得紅外熱成像技術(shù)得到飛速發(fā)展。作為紅外焦平面成像系統(tǒng)核心的非制冷紅外焦平面陣列UFPA(Un-cooled Infrared Focal Plane Array),主要由紅外探測(cè)器陣列和讀出電路兩部分組成。為了進(jìn)一步提升UFPA的性能,除了不斷提高器件的研制水平,以提高探測(cè)單元和讀出電路的性能外,還需設(shè)計(jì)出相應(yīng)的高性能驅(qū)動(dòng)電路,使UFPA處于最佳工作狀態(tài)。


          2 非制冷焦平面系統(tǒng)組成
          非制冷焦平面系統(tǒng)由信號(hào)預(yù)處理電路、驅(qū)動(dòng)電路、非均勻性校正、視頻信號(hào)顯示等部分組成,如圖1所示。下面主要介紹驅(qū)動(dòng)電路設(shè)計(jì)及非均勻校正算法。

          2.1 驅(qū)動(dòng)電路
          系統(tǒng)紅外UFPA探測(cè)器選用320×240元非制冷微測(cè)輻射熱計(jì),工作波段為8~14μm,采用CMOS生產(chǎn)工藝,集焦平面陣列(FPA)、讀出電路(ROIC)、熱電制冷器(TEC)及溫度傳感器(PT100型)為一體,其核心是焦平面陣列和讀出電路。該非制冷微熱輻射計(jì)只需外加偏置電壓及相應(yīng)的時(shí)序控制信號(hào),由其內(nèi)部控制邏輯產(chǎn)生讀出電路所需的全部同步控制信號(hào)。該微測(cè)輻射熱計(jì)的讀出電路以全同步方式工作,所有操作都在時(shí)鐘觸發(fā)下執(zhí)行。UFPA內(nèi)部的時(shí)序控制器在外部脈沖和偏置電壓的作用下產(chǎn)生焦平面讀出電路及運(yùn)放所需同步時(shí)序控制信號(hào)。驅(qū)動(dòng)電路主要產(chǎn)生焦平面陣列工作所需要的時(shí)序脈沖驅(qū)動(dòng)信號(hào)。時(shí)序脈沖驅(qū)動(dòng)信號(hào)的產(chǎn)生是通過(guò)對(duì)FPGA器件運(yùn)用Verilog HDL語(yǔ)言采用有限狀態(tài)機(jī)的設(shè)計(jì)方案來(lái)實(shí)現(xiàn);偏置電壓采用低壓差線性穩(wěn)壓器(LDO)產(chǎn)生。驅(qū)動(dòng)信號(hào)發(fā)生狀態(tài)機(jī)的狀態(tài)轉(zhuǎn)換圖如圖2所示。

          系統(tǒng)上電后,驅(qū)動(dòng)電路處于空閑狀態(tài)。在DSP初始化結(jié)束后向FPGA發(fā)出準(zhǔn)備好信號(hào)(dsp_rdy=1),使能主時(shí)鐘。在下一個(gè)主時(shí)鐘上升沿驅(qū)動(dòng)電路進(jìn)入U(xiǎn)FPA復(fù)位狀態(tài)。在復(fù)位狀態(tài)產(chǎn)生RESET信號(hào)與第一行積分信號(hào)INT后,計(jì)數(shù)器在主時(shí)鐘觸發(fā)下開(kāi)始計(jì)數(shù),待計(jì)數(shù)值為639(640TMC,滿(mǎn)足復(fù)位信號(hào)時(shí)間參數(shù))時(shí),驅(qū)動(dòng)電路離開(kāi)復(fù)位狀態(tài)進(jìn)入逐行積分狀態(tài)。在逐行積分狀態(tài),RESET被禁止,置為0;在每一行積分期間,INT高電平持續(xù)320TMC,低電平持續(xù)62TMC。計(jì)數(shù)器按行計(jì)數(shù),待一幀圖像積分完后進(jìn)入下一狀態(tài)。在等待狀態(tài),RESET與INT均被禁止,置為0。UFPA輸出幀速為60 Hz,即幀周期為16.7 ms,而一幀圖像積分時(shí)間為340×240 TMC(16.32 ms),故積分電路完成一幀圖像積分后等待讀出電路將圖像數(shù)據(jù)讀出。微熱輻射計(jì)以連續(xù)方式工作,在輸出完當(dāng)前幀后緊接著就對(duì)下一幀圖像進(jìn)行積分并輸出。在ISE環(huán)境下建立測(cè)試向量文件,用第三方軟件ModelSim進(jìn)行功能仿真。仿真結(jié)果如圖3,圖4所示。

          2.2 非均勻校正
          由于該系統(tǒng)所選用的UFPA上所有非缺陷像元都有不同的增益和偏差響應(yīng),其偏差在平均值的±20%以?xún)?nèi),額定非均勻的平均值在10%以?xún)?nèi),故不進(jìn)行非均勻校正,所以就不能得到清晰的可視圖像,因此必須實(shí)行非均勻性校正。
          根據(jù)不同原理獲得的非均勻性校正參量方法,可分為參考輻射源法、離焦法、統(tǒng)計(jì)平均法和神經(jīng)網(wǎng)絡(luò)法等多種,目前普遍采用的是比較成熟的參考輻射源法。采用該方法中的單點(diǎn)定標(biāo)校正法實(shí)現(xiàn)UFPA的非均勻校正,計(jì)算量小且容易滿(mǎn)足圖像實(shí)時(shí)性處理要求。
          假定探測(cè)具有線性響應(yīng),用溫度為T(mén)1的均勻輻射黑體輻照探測(cè)器得到每個(gè)探測(cè)單元相應(yīng)輸出VijT1,求其平均值:


          式中,N為探測(cè)器面陣中探測(cè)單元總數(shù)。
          每個(gè)探測(cè)元的相應(yīng)偏差為存儲(chǔ),對(duì)探測(cè)器的每個(gè)響應(yīng)輸出實(shí)時(shí)校正,即圖5為單點(diǎn)校正法流程。

          在UFPA非均勻校正過(guò)程中,必須對(duì)每幀中的每個(gè)像元(76 800/幀)進(jìn)行非均勻校正處理,其典型算法是乘積和累加,要處理的數(shù)據(jù)量很大,一般計(jì)算機(jī)的處理速度比較慢,而DSP的高時(shí)鐘頻率,指令流水線處理結(jié)構(gòu),數(shù)據(jù)總線與程序總線分離,存儲(chǔ)器直接訪問(wèn)(DMA)技術(shù),大內(nèi)存容量,多個(gè)可并行操作的功能單元,使其能很好滿(mǎn)足高速信號(hào)處理的要求。該系統(tǒng)選用TMS320VC5409型DSP實(shí)現(xiàn)非均勻校正算法。圖像的非均勻性校正系數(shù)保存在Flash中,系統(tǒng)上電后由DSP調(diào)入FPGA中進(jìn)行非均勻校正運(yùn)算。由于紅外熱成像儀受使用環(huán)境溫度影響時(shí),圖像質(zhì)量會(huì)發(fā)生變化,因此在系統(tǒng)工作過(guò)程中,必須實(shí)時(shí)進(jìn)行非均勻校正系數(shù)的計(jì)算。


          3 實(shí)驗(yàn)結(jié)果
          圖6為非制冷微測(cè)輻射熱計(jì)輸出的幀同步信號(hào)與數(shù)據(jù)有效信號(hào)。圖7為校正前信號(hào)波形圖,圖8為校正后信號(hào)波形圖。

          4 結(jié)論
          介紹了非制冷紅外焦平面陣列的信號(hào)處理電路設(shè)計(jì),通過(guò)選用FPGA器件產(chǎn)生了系統(tǒng)所需的各種時(shí)序控制信號(hào),并且通過(guò)Verilog HDL語(yǔ)言編程實(shí)現(xiàn)。由于該系統(tǒng)采用FPGA控制系統(tǒng)內(nèi)多個(gè)器件的時(shí)序編程,使得系統(tǒng)集成度高,易于隨要求而改變控制信號(hào),可做到小型化的設(shè)計(jì)需要。系統(tǒng)運(yùn)用DSP實(shí)現(xiàn)焦平面陣列的非均勻校正,校正效果較好。



          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();