高速FPGA系統(tǒng)的信號(hào)完整性測(cè)試和分析
泰克TDS6154C高速實(shí)時(shí)示波器采用硅鍺(SiGe)半導(dǎo)體集成采集前端,并使用獨(dú)立的高速存儲(chǔ)器,這樣就不受內(nèi)存長(zhǎng)度的限制,并且它同時(shí)支持最大采樣率和存儲(chǔ)長(zhǎng)度。
針對(duì)FPGA中不斷增長(zhǎng)的串行數(shù)據(jù)傳輸速率,設(shè)計(jì)人員不僅進(jìn)行眼圖測(cè)試,還需要一套先進(jìn)的測(cè)試和分析工具幫助他們更好地理解和改善他們?cè)O(shè)計(jì)方案的信號(hào)完整性。
針對(duì)FPGA提供的各種高速串行信號(hào),傳統(tǒng)的采樣示波器配合抖動(dòng)分析軟件針對(duì)FPGA中的高速串行信號(hào)能夠進(jìn)行抖動(dòng)的測(cè)試,測(cè)試結(jié)果的分離,后期的抖動(dòng)原因的定位和分析,以及水平時(shí)間分量上的BER分析。但是,對(duì)于導(dǎo)致BER的另一個(gè)主要原因,即串行信號(hào)中的噪聲分量,沒(méi)有一個(gè)徹底的測(cè)試和分析方法。圖4顯示了對(duì)于一個(gè)高速串行信號(hào)的抖動(dòng)分量和噪聲分量影響B(tài)ER的過(guò)程。
圖4 抖動(dòng)分量和噪聲分量的分解
從事FPGA器件的設(shè)計(jì)和應(yīng)用,以及背板的設(shè)計(jì)和制造的公司在開(kāi)發(fā)基于超高速串行數(shù)據(jù)標(biāo)準(zhǔn)的產(chǎn)品時(shí)需要最高精度的抖動(dòng)分析,噪聲分析以及完整的BER眼圖信息。泰克CSA/TDS8200系列采樣示波器 (Sampling Oscilloscope)測(cè)試眼圖時(shí),除了傳統(tǒng)的眼圖和抖動(dòng)測(cè)試外,泰克80SJNB抖動(dòng)和噪聲分析軟件提供了對(duì)于設(shè)計(jì)人員和調(diào)試人員更有價(jià)值的抖動(dòng)、噪聲、BER分析功能。
80SJNB不僅能夠得到高精度的眼圖測(cè)試結(jié)果,還能夠通過(guò)分隔抖動(dòng)和噪聲,加快了識(shí)別水平和垂直眼圖閉合原因的速度。由于它能夠以獨(dú)特的視角查看抖動(dòng)和噪聲的構(gòu)成成分,80SJNB可以高度精確全面地推斷BER及分析眼圖輪廓。在把抖動(dòng)、噪聲和BER分析與8000系列的模塊化靈活性、完善的性能和信號(hào)保真度結(jié)合在一起時(shí),您可以獲得理想的下一代高速串行數(shù)據(jù)設(shè)計(jì)檢驗(yàn)和一致性測(cè)試解決方案。下表列出了80SJNB軟件配合泰克CSA/TDS8200系列示波器得到的抖動(dòng)和噪聲分析結(jié)果。
評(píng)論