基于FPGA的音頻編解碼芯片接口設(shè)計
3.2.2 控制字轉(zhuǎn)換單元
當START控制位置‘1’時,將控制字寄存器中的數(shù)據(jù)串行發(fā)送給WM8731,當傳輸出現(xiàn)錯誤時,將狀態(tài)寄存器中的ACK位置1。如圖6所示。
3.2.3 數(shù)字音頻接口單元
當讀入數(shù)字音頻標志位C1為‘1’,接收WM873l芯片傳來的數(shù)字音頻數(shù)據(jù)并將其存入外部雙口RAM中,當輸出數(shù)字音頻數(shù)據(jù)標志位C2為‘1’時,將雙口RAM中的音頻數(shù)據(jù)發(fā)送給wM8731。如圖7所示。
3.3 系統(tǒng)仿真
下面給出控制器通過該驅(qū)動模塊對WM8731寫控制字的時序仿真如圖8所示。圖中各引腳定義如表2所示。
4 結(jié) 語
利用FPGA對音頻編解碼芯片WM8731進行接口電路的設(shè)計,實現(xiàn)了控制接口與數(shù)字音頻接口的統(tǒng)一控制,簡化了對音頻編解碼芯片WM8731的使用步驟,具有擴展性好、使用簡單方便、易于升級等優(yōu)點,對其他芯片的接口設(shè)計也有一定的參考意義。
評論