基于EP1C3T144C8的FPGA的開發(fā)板設計
(1). 可以得到2.85V、3.3V、5.0V電壓并且有不同的版本。
(2).電流限制和熱保護。
(3).1.5A輸出電流。
1 該電路將5.0V的電源電壓從左端輸入轉化為3.3V從電路右端輸出,采用的芯片是LMl086IS一3.3,為電路中需要3.3V電源電壓的部分提供電壓。其中F1為保險絲,可以保護電路。D1是穩(wěn)壓管,使電源電壓更加穩(wěn)定。電路中電容均為濾波之用,C2、C4為高頻濾波電容,Cl、C3、C5為低頻濾波電容。本文引用地址:http://www.ex-cimer.com/article/192106.htm
2將3.3V的電源電壓從左端輸入轉化為1.5V從電路右端輸出,采用的芯片是LMl086IS―ADJ,該電路同上邊的電源部分原理基本相同該芯片輸出電壓可調,為電路中需要1.5V電源電壓的部分提供電壓。該電路同上邊的屯源部分原理基本相同
電路的這兩部分采用了LMl086系列芯片,電路中接有濾波電容,使整個電路設計非常合理輸出非常穩(wěn)定,可以分別擔負起為電路提供穩(wěn)定的3.3V、1.5V電壓的的作用,保障了電路的正常工作。
1.2.3 電源監(jiān)控及復位電路
本設計的復位電路采用的芯片是IMP811。IMP811是低電壓電源監(jiān)控器,它的作用是用來監(jiān)控供給微處理器、微控制器和其他一些數字系統(tǒng)的3.0V、3.3V、5.OV電源電壓。在本電路中用于監(jiān)控FPGA的3.3V電源電壓,并且是復位電路的重要組成部分。它的主要特點有:
(1).6μA輸出電流。
(2).可監(jiān)視3.OV、3.3V、5.0V電源電壓。
(3).手工復位輸入。
(4).電壓低于1.1V復位有效。
根據對于該芯片的介紹可知電路的工作原理如下:
當輸入的電源電壓VCC3.3不穩(wěn)定即超出了IMP811允許的范圍時,芯片會自動由nReset輸出復位信號對電路進行保護,防止電路的元器件被燒壞另外,此電路還有手動復位鍵RESETl,可由IMP81l的nMR輸入,為電路提供手動復位信號,用于在電路不能正常工作時,將整個電路重新啟動。
1.2.4 其他電路設計
1. 本設計的各個電源都接有O.1μ退偶電容,這些電容在做板時必須擺在各個芯片周圍用來濾除電源中的高頻雜波,保證電路中各個芯片正常工作。
2. 本設計選用的晶振為50MHZ,它可以為整個電路提供時鐘信號。
3.本設計的FPGA中配有一個鎖相環(huán),由1.5V電源經過濾波電路為其提供工作電壓。
2 結束語
本論文結合FPGA結構原理和元件特性及EDA設計技術,對開發(fā)板的設計進行了研究,完成的主要工作及成果如下:完成了基于FPGA的開發(fā)板方案設計;完成了開發(fā)板的硬件電路設計總體設計及功能模塊劃分。
本論文需要改進及進一步完善的工作主要有:
1.由電路的結構原理可以看出,本設計只做了外圍電路的接口,沒有完成與之配套的外圍電路設計。為此,可以進一步設計更多的外圍擴展電路來實現不同的擴展功能。2.本論文主要針對的是開發(fā)板硬件的設計、原理,對軟件方面做的工作不多。這也是需要進一步的完善,可以通過更多的軟件設計來檢測和實現開發(fā)板的功能。鑒于作者時間和水平的有限,論文中必有諸多錯誤和不足,希望得到老師們的批評和指正。
評論