基于CPLD的高幀頻CMoS相機驅(qū)動電路設(shè)計
整幀圖像輸出需要128個時鐘周期。隨后將1。5通道合并成一路50 bit數(shù)據(jù):6~10通道合并成一路50 bit數(shù)據(jù),分別緩存在兩個數(shù)據(jù)FIF0中.每個FIFO的容量為128 KxS0bit.并將上述兩路信號傳輸給FPGA進行并.并轉(zhuǎn)換,最后輸m一路10 bit并行圖像數(shù)據(jù)。
2.2.2 FIFO讀寫控制
由于M’F9M413每個時鐘周期可同時輸出100位數(shù)據(jù),必須經(jīng)過FPGA并。并轉(zhuǎn)換。轉(zhuǎn)換成10位數(shù)據(jù)供LV:DS數(shù)據(jù)采集卡使用。為了避免丟失高速數(shù)據(jù),必須在中間加入數(shù)據(jù)緩存器。該系統(tǒng)設(shè)計選用兩片128 KxS0 bit的FIFO。它是一種高速、低功耗的先入先出型緩存器。
2.2.3 基于VHDL硬件電路的實現(xiàn)
VHDL硬件描述語言支持自上而下的設(shè)計方法。根據(jù)自上而下的設(shè)計方法,確定輸入/輸出信號,同時根據(jù)時序劃分功能模塊,然后把所有的輸入/輸出信號分配到各個功能模塊中,每個功能模塊分別進行VHDL設(shè)計輸入、功能仿真、后仿真。在各個功能模塊實現(xiàn)各自功能后,例化到頂層設(shè)計中,完成頂層的VHDL設(shè)計輸入、功能仿真、綜合、后仿真。直至達到設(shè)計要求。部分VHDL硬件捕述如圖4所示,其中R1是幀計數(shù),R2是行計數(shù)??偲毓鈺r間的計算公式如下:總曝光時間=Rl×行周期×l 024+(1 023一R2)×行周期。
3 結(jié)語
該系統(tǒng)沒計根據(jù)CMOS的時序要求.經(jīng)仿真調(diào)試能夠產(chǎn)生相應(yīng)的驅(qū)動脈沖和偏置電壓,并通過遙控數(shù)據(jù)的注入,實現(xiàn)了曝光時間的可調(diào)控制。
評論