<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)

          基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)

          作者: 時(shí)間:2011-04-14 來(lái)源:網(wǎng)絡(luò) 收藏

          其中圖像的采集是從行同步上升沿開(kāi)始后,按像素時(shí)鐘采集的。
          本文根據(jù)數(shù)字視頻產(chǎn)生所需的各要素進(jìn)行信號(hào)的設(shè)計(jì)。主要通過(guò)產(chǎn)生行同步信號(hào)、幀同步信號(hào)、像素時(shí)鐘;通過(guò)單片機(jī)+串口通信模塊實(shí)現(xiàn)目標(biāo)參數(shù)的更改,并把更改后的參數(shù)傳遞給,供產(chǎn)生相應(yīng)運(yùn)動(dòng)的;通過(guò)視頻制式轉(zhuǎn)換模塊把FPGA生成的視頻數(shù)據(jù)及視頻控制信號(hào)轉(zhuǎn)換成LVDS和CamerLink制式的數(shù)字。
          2 FPGA控制模塊
          FPGA具有高集成度、高可靠性以及開(kāi)發(fā)工具智能化等特點(diǎn),目前逐步成為復(fù)雜數(shù)字電路設(shè)計(jì)的理想首選。此外FPGA可以通過(guò)編程實(shí)現(xiàn)硬件的邏輯功能,大大減少了硬件設(shè)計(jì)的復(fù)雜程度。因此本文以FPGA為核心器件產(chǎn)生,這里選用ALTERA公司的SycloncII系列的EP2C8 F25618N,采用VHDL語(yǔ)言編程生成與數(shù)字視頻有關(guān)的各個(gè)信號(hào),與單片機(jī)通信接收視頻修改參數(shù)的模塊及得到SDRAM內(nèi)部圖像的模塊。其結(jié)構(gòu)框圖如圖3所示。

          本文引用地址:http://www.ex-cimer.com/article/194997.htm

          c.JPG


          信號(hào)上電后,F(xiàn)PGA通過(guò)與單片機(jī)通信的模塊得到初始視頻各項(xiàng)參數(shù),根據(jù)參數(shù)進(jìn)行目標(biāo)大小、目標(biāo)灰度、目標(biāo)運(yùn)動(dòng)速度、背景灰度的設(shè)置,然后根據(jù)各項(xiàng)設(shè)置產(chǎn)生視頻數(shù)據(jù),F(xiàn)PGA幀同步模塊、行同步模塊、像素時(shí)鐘模塊分別產(chǎn)生幀同步、行同步、像素時(shí)鐘,圖像數(shù)據(jù)按以上控制信號(hào)從FPGA中發(fā)送出去。
          在本文中FPGA各功能模塊根據(jù)基準(zhǔn)時(shí)鐘生成幀同步、行同步、像素時(shí)鐘。這里以50M時(shí)鐘為基準(zhǔn)時(shí)鐘信號(hào),根據(jù)圖像處理平臺(tái)對(duì)輸入信號(hào)的要求,設(shè)計(jì)的幀同步高電平占33ms,低電平占1.2ms,行同步高電平占35 μm,低電平占8.4μm。這里把50M基準(zhǔn)時(shí)鐘輸入像素時(shí)鐘模塊經(jīng)過(guò)鎖相后依然以50M的時(shí)鐘頻率輸出,作為像素時(shí)鐘。由于一行較多,可在程序中進(jìn)行限位,控制每行像素?cái)?shù)。像素的產(chǎn)生主要有兩種方式,一種是通過(guò)與單片機(jī)通信得到目標(biāo)像素灰度及背景像素灰度,根據(jù)這兩種灰度產(chǎn)生像素?cái)?shù)據(jù)。另一種方式是通過(guò)從連接在FPGA上的SDRAM內(nèi)讀出圖像作為背景,從與單片機(jī)通信得到目標(biāo)灰度,共同形成像素?cái)?shù)據(jù)。
          2.1 單片機(jī)控制模塊及通信模塊
          在本設(shè)計(jì)中單片機(jī)作為通信管理芯片。它主要實(shí)現(xiàn)與計(jì)算機(jī)的通信,更改信號(hào)所產(chǎn)生信號(hào)的各個(gè)參數(shù),把各個(gè)參數(shù)經(jīng)過(guò)整合送給FPGA,以便FPGA根據(jù)參數(shù)控制目標(biāo)的運(yùn)動(dòng)速度、目標(biāo)大小、目標(biāo)灰度及背景灰度。為了保證信號(hào)發(fā)生器能夠方便地和計(jì)算連接,實(shí)現(xiàn)人機(jī)交互,實(shí)時(shí)更改產(chǎn)生的視頻信號(hào),并且從通信穩(wěn)定可靠出發(fā),這里采用RS232通信接口。但是因?yàn)橛?jì)算機(jī)每次發(fā)的數(shù)據(jù)較多,這里沒(méi)有直接應(yīng)用電平轉(zhuǎn)換芯片把計(jì)算機(jī)和單片機(jī)的串口連在一起,而是通過(guò)一片16C650把電平轉(zhuǎn)換芯片和單片機(jī)連在一起,這樣的好處在于16C650內(nèi)部具有32字節(jié)的FIFO,可起到數(shù)據(jù)緩存的作用,使單片機(jī)能夠穩(wěn)定可靠地接收數(shù)據(jù)。
          2.2 視頻制式轉(zhuǎn)換模塊
          因?yàn)镕PGA產(chǎn)生的視頻信號(hào)為T(mén)TL電平,而目前數(shù)字視頻信號(hào)以LVDS制式和CamerLink制式為主,因此需要進(jìn)行電平轉(zhuǎn)換。這里主要采用把FPGA產(chǎn)生的TTL電平的數(shù)字視頻信號(hào)接入SN75LVDS387得到LVDS制式的視頻信號(hào),同時(shí)可把該TTL數(shù)字信號(hào)接入DS90CR285得到CamerLink制式信號(hào)。



          評(píng)論


          相關(guān)推薦

          技術(shù)專(zhuān)區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();