基于FPGA的視頻信號發(fā)生器設計
3 軟件設計
本文軟件設計主要對單片機和FPGA進行編程。其中對單片機編程主要應用C語言進行編程,對FPGA主要應用VHDL語言編寫。其中單片機程序框圖如圖4所示。FPGA程序流程框圖如圖5所示。本文引用地址:http://www.ex-cimer.com/article/194997.htm
4 結論
本文介紹了一種基于FPGA的數(shù)字視頻信號發(fā)生器,此發(fā)生器能夠同時產生CamerLink和LVDS制式的視頻信號,同時此視頻信號發(fā)生器可通過人機對話的方式對所產生的視頻信號中的目標、背景灰度、目標大小、運動速度等參數(shù)實時更改,從而達到檢測圖像處理平臺目標分辨能力、目標捕獲能力、目標捕獲目標跟蹤速度、目標跟蹤精度等指標的目的。因此具有一定應用價值。
評論