<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 紓解處理器負(fù)擔(dān) FPGA推升系統(tǒng)電源效率

          紓解處理器負(fù)擔(dān) FPGA推升系統(tǒng)電源效率

          作者: 時(shí)間:2016-10-18 來源:網(wǎng)絡(luò) 收藏

          繼手機(jī)之后,智慧眼鏡、智慧手表等穿戴式裝置可望將系統(tǒng)耗電規(guī)格推向新的里程碑,因而也刺激小封裝、低功耗的現(xiàn)場(chǎng)可編程閘陣列()導(dǎo)入需求,以扮演顯示器、I/O和相機(jī)子系統(tǒng)與主之間的橋梁,協(xié)助分擔(dān)耗電量較高的運(yùn)算量,進(jìn)而降低系統(tǒng)功耗。

          本文引用地址:http://www.ex-cimer.com/article/201610/308448.htm

          萊迪思(Lattice)半導(dǎo)體臺(tái)灣區(qū)總經(jīng)理李泰成表示,相較于采用數(shù)千毫安時(shí)(mAh)鋰電池的手機(jī),穿戴式裝置在系統(tǒng)空間限制下,大多僅能搭載600mAh以下容量的鋰電池,但卻要提供數(shù)日以上的續(xù)航力,導(dǎo)致系統(tǒng)業(yè)者為如何「省電」這件事傷透腦筋。由于業(yè)者發(fā)現(xiàn)時(shí)脈較高的主對(duì)穿戴式裝置功耗影響甚鉅,因此開始擴(kuò)大導(dǎo)入微控制器(MCU)或等協(xié)同處理器,以減少主處理器開啟的頻率。

          李泰成指出,基于協(xié)同處理器的設(shè)計(jì)概念,因具備大量平行運(yùn)算及可編程特色,可應(yīng)付顯示器、I/O和相機(jī)子系統(tǒng)等資料量較大的應(yīng)用(圖4),相較于MCU更能突顯系統(tǒng)節(jié)能效益,正日益受到系統(tǒng)廠青睞。為進(jìn)一步提高FPGA在穿戴式裝置市場(chǎng)的滲透率,萊迪思也積極耕耘更小型化的FPGA封裝技術(shù),進(jìn)而縮減晶片成本、耗能和占位空間。

          另一方面,F(xiàn)PGA亦可藉由軟體編程功能,幫助系統(tǒng)廠快速實(shí)現(xiàn)所需的創(chuàng)新功能,毋須耗時(shí)打造高成本的特定應(yīng)用積體電路(ASIC)。李泰成認(rèn)為,對(duì)穿戴式裝置設(shè)計(jì)而言,F(xiàn)PGA不僅能推升系統(tǒng),亦是加速新功能商用的推手,可望逐漸在市場(chǎng)上嶄露鋒芒。



          關(guān)鍵詞: FPGA 處理器 電源效率

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();