臺(tái)積電2nm工藝重大突破!2023年投入試產(chǎn)
這幾年,天字一號(hào)代工廠臺(tái)積電在新工藝進(jìn)展上簡(jiǎn)直是開掛一般的存在,7nm工藝全面普及,5nm工藝一路領(lǐng)先,3nm工藝近在眼前,2nm工藝也進(jìn)展神速。
本文引用地址:http://www.ex-cimer.com/article/202011/420410.htm根據(jù)最新報(bào)道,臺(tái)積電已經(jīng)在2nm工藝上取得一項(xiàng)重大的內(nèi)部突破,雖未披露細(xì)節(jié),但是據(jù)此樂觀預(yù)計(jì),2nm工藝有望在2023年下半年進(jìn)行風(fēng)險(xiǎn)性試產(chǎn),2024年就能步入量產(chǎn)階段。
臺(tái)積電還表示,2nm的突破將再次拉大與競(jìng)爭(zhēng)對(duì)手的差距,同時(shí)延續(xù)摩爾定律,繼續(xù)挺進(jìn)1nm工藝的研發(fā)。
臺(tái)積電預(yù)計(jì),蘋果、高通、NVIDIA、AMD等客戶都有望率先采納其2nm工藝。
2nm工藝上,臺(tái)積電將放棄延續(xù)多年的FinFET(鰭式場(chǎng)效應(yīng)晶體管),甚至不使用三星規(guī)劃在3nm工藝上使用的GAAFET(環(huán)繞柵極場(chǎng)效應(yīng)晶體管),也就是納米線(nanowire),而是將其拓展成為“MBCFET”(多橋通道場(chǎng)效應(yīng)晶體管),也就是納米片(nanosheet)。
從GAAFET到MBCFET,從納米線到納米片,可以視為從二維到三維的躍進(jìn),能夠大大改進(jìn)電路控制,降低漏電率。
當(dāng)然,新工藝的成本越發(fā)會(huì)成為天文數(shù)字,三星已經(jīng)在5nm工藝研發(fā)上已經(jīng)投入了大約4.8億美元,3nm GAAFET上會(huì)大大超過5億美元。
臺(tái)積電很少披露具體工藝節(jié)點(diǎn)上的投入數(shù)字,但是大家可以放開去想象了……
評(píng)論