基于FPGA的快速9/7整形離散小波變換系統(tǒng)
2 9/7二維離散小波變換的系統(tǒng)設(shè)計(jì)過(guò)程
本文在Xilinx公司提供的ISE7.1集成設(shè)計(jì)軟件環(huán)境下,采用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)9/7二維離散小波變換系統(tǒng),首先進(jìn)行小波行變換,行變換后的數(shù)據(jù)按照行數(shù)輸入內(nèi)部RAM緩存,然后對(duì)行變換后的數(shù)據(jù)再進(jìn)行列變換,最后將低頻系數(shù)dLLl輸入RAM緩存,其余高頻系數(shù)dLHl,dHLl,dHHl輸出到外掛RAM中緩存,系統(tǒng)設(shè)計(jì)流程,如圖2所示。
2.1 行變換過(guò)程
首先,使用7個(gè)移位寄存器來(lái)實(shí)現(xiàn)對(duì)數(shù)據(jù)的讀寫傳輸,每到來(lái)一個(gè)時(shí)鐘控制信號(hào)(clk),就往移位寄存器中讀寫一個(gè)數(shù)據(jù),數(shù)據(jù)在移位寄存器中的傳輸過(guò)程,如圖3所示。
當(dāng)輸入第5個(gè)數(shù)據(jù)時(shí),就可以根據(jù)式(1)和式(5)分別計(jì)算出第一個(gè)高通系數(shù)值D0和第一個(gè)低通系數(shù)值C0,下一個(gè)時(shí)鐘控制信號(hào)讀入第6個(gè)數(shù)據(jù)時(shí),不進(jìn)行操作,當(dāng)控制讀入第7個(gè)數(shù)據(jù)時(shí),根據(jù)式(2)和式(6)分別計(jì)算出第2個(gè)高通系數(shù)值Dj和第2個(gè)低通系數(shù)值Cj,小波行變換后的高通系數(shù)D和低通系數(shù)C采用地址傳輸?shù)姆绞浇徊娲鎯?chǔ)到6個(gè)內(nèi)部RAM當(dāng)中,如圖4所示。
評(píng)論