<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 利用現(xiàn)成FPGA開發(fā)板進行ASIC原型開發(fā)

          利用現(xiàn)成FPGA開發(fā)板進行ASIC原型開發(fā)

          作者: 時間:2009-04-17 來源:網(wǎng)絡(luò) 收藏

          以I/O和相關(guān)的邏輯資源以及和在之間的布線資源的認識為基礎(chǔ),Certify軟件能夠自動地實現(xiàn)管腳分配和交互地執(zhí)行分割——通過簡單地拖曳代碼模塊和將它們下拉到不同的——或者兩種技術(shù)可以混合使用。

          Certify軟件提供大量非常強大的工具來幫助分割任務(wù)。例如,接下來的分割,軟件能夠分析結(jié)果和向用戶提出使用Certify管腳復(fù)用(CPM)的時機,信號的復(fù)合設(shè)置是一起復(fù)用來減輕在相關(guān)器件I/O資源上的負載。除了在多個器件上促進邏輯復(fù)制外,Certify工具也提供位片應(yīng)用,其中寬的數(shù)據(jù)路徑結(jié)構(gòu)能夠分裂成更小的分支。此外,Certify軟件提供成熟的“撕裂”能力,借此將大的模塊分解成更小的部分(這些部分能夠依次分配給不同的FPGA)。

          作為一個候選的分割實現(xiàn)方式就是建立,其他非常有用的特性使其能夠被命名和保存。這允許用戶維持對多個可選擇的分割方案的控制。這種能力能夠與Certify軟件的影響分析特征一道使用,其允許用戶就在該多個FPGA開發(fā)板上能夠得到的面積和I/O而論,估計布局和/或移動邏輯。而不是用戶不得不推測這個邏輯應(yīng)該被分配給哪個FPGA,影響分析產(chǎn)生關(guān)于以那個分割決定為基礎(chǔ)的特定信息。

          一旦分割已經(jīng)被執(zhí)行,Certify軟件用于綜合與不同的FPGA器件有關(guān)的代碼流。該工具使用同一個基本的綜合技術(shù),就是起重要作用的Synplicity的主導(dǎo)市場的Synplify Pro? FPGA綜合引擎。例如,Certify軟件充分利用Synplicity的BEST? (Behavior Extracting Synthesis Technology?)算法,其分析和在主要綜合步驟前實現(xiàn)高級優(yōu)化。并且,Certify工具以擁有Synplify Pro軟件的先進的綜合能力為自豪,例如資源共享、寄存器平衡、重定時、復(fù)制以及再次綜合。

          這個過程一個關(guān)鍵的方面是Certify軟件把不同的FPGA簡單看作設(shè)計層次中一個額外的層。這意味著該工具提供針對性能優(yōu)化時序路徑的獨特能力,甚至當(dāng)這些路徑越過多個FPGA時(Certify軟件也能夠提供一個時序報告,其告知設(shè)計者原型在硬件被編程之前能夠達到的性能)。



          關(guān)鍵詞: FPGA ASIC NRE RTL

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();