<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 利用現(xiàn)成FPGA開發(fā)板進(jìn)行ASIC原型開發(fā)

          利用現(xiàn)成FPGA開發(fā)板進(jìn)行ASIC原型開發(fā)

          作者: 時間:2009-04-17 來源:網(wǎng)絡(luò) 收藏

          總結(jié)

          建立原型設(shè)計的必要性正在不斷增加,按照系統(tǒng)要求其實現(xiàn)是“飛速”地。達(dá)到這一性能水平的最節(jié)省成本的技術(shù)就是,建立基于的原型開發(fā)。已經(jīng)證明有九分之一的設(shè)計師使用多個的原型開發(fā)板,這一趨勢正在不斷增長。在這種情況下,人們越來越普遍使用現(xiàn)成的原型開發(fā)板,這來自Synplicity的原型開發(fā)伙伴之一,包括Dini集團(tuán)、Hardi電子、GiDel和Altera。

          當(dāng)使用與來自Synplicity的Certify 原型開發(fā)軟件時,與建立定制的原型開發(fā)板相比,這些最新技術(shù)的電路板在更低的成本上提供了更高的性能,并且減少了產(chǎn)品推向市場的時間?,F(xiàn)成的多個的原型開發(fā)板和Certify軟件的組合意味著項目能夠節(jié)省數(shù)月的驗證時間,這是在所有的器件和系統(tǒng)層次,允許設(shè)計團(tuán)隊與真實的硬件相比進(jìn)行測試得出的結(jié)論,并且可以在設(shè)計過程中較早的發(fā)現(xiàn)難以察覺的問題。通過較早的允許硬件原型用于軟件開發(fā)和系統(tǒng)集成,可以更進(jìn)一步的縮短產(chǎn)品推向市場的時間。


          上一頁 1 2 3 4 5 6 下一頁

          關(guān)鍵詞: FPGA ASIC NRE RTL

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();