臺(tái)積電采用Cadence的16納米FinFET單元庫(kù)特性分析解決方案
全球知名電子設(shè)計(jì)創(chuàng)新領(lǐng)先公司Cadence設(shè)計(jì)系統(tǒng)公司,今日宣布臺(tái)積電采用了Cadence®16納米FinFET單元庫(kù)特性分析解決方案。由Cadence和臺(tái)積電共同研發(fā)的單元庫(kù)分析工具設(shè)置已在臺(tái)積電網(wǎng)站上線,臺(tái)積電客戶可以直接下載。該設(shè)置是以Cadence Virtuoso® Liberate® 特性分析解決方案和Spectre® 電路模擬器為基礎(chǔ),并涵蓋了臺(tái)積電標(biāo)準(zhǔn)單元的環(huán)境設(shè)置和樣品模板。
本文引用地址:http://www.ex-cimer.com/article/263605.htm利用本地的Spectre API整合方案,Liberate和Spectre電路模擬器的組合方案能提供優(yōu)異的收斂和精確度,讓雙方客戶都加速其單元庫(kù)特性分析周期。在與臺(tái)積電共同進(jìn)行的測(cè)試中,Cadence的特性分析和模擬方案的整合讓16納米FinFET標(biāo)準(zhǔn)和復(fù)雜單元性分析周期減半。因此,臺(tái)積電已將Liberate解決方案和Spectre電路模擬器整合進(jìn)其最新16納米FinFET單元庫(kù)的分析制程中。采用Cadence特性分析解決方案的單元庫(kù)使用在16納米FinFET v1.0 靜態(tài)時(shí)序分析 (STA) 工具認(rèn)證中,包括Cadence Tempus™ 時(shí)序收斂解決方案和其他STA工具。該參考設(shè)計(jì)包為臺(tái)積電客戶提供他們需要的工具,以統(tǒng)一的方法論解決其各自在再次特性分析中面臨的特殊的設(shè)計(jì)挑戰(zhàn),同時(shí)符合臺(tái)積電嚴(yán)格的精度和性能要求。Liberate解決方案也持續(xù)為第三方電路模擬器提供支持。
Cadence定制IC和PCB部門資深副總裁Tom Beckley表示:“在與臺(tái)積電合作開(kāi)發(fā)的16納米FinFET中,單元庫(kù)特性分析扮演著相當(dāng)重要的角色,透過(guò)此次合作,客戶能享受到16納米FinFET單元庫(kù)特性分析必備的更高生產(chǎn)量、精確度和產(chǎn)能。”
評(píng)論