<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動(dòng)態(tài) > 臺(tái)積電完成16納米手機(jī)芯片 能耗降低50%

          臺(tái)積電完成16納米手機(jī)芯片 能耗降低50%

          作者: 時(shí)間:2014-11-15 來源:中關(guān)村在線 收藏

            宣告完成手機(jī)芯片,制程處理器將會(huì)在明年正式應(yīng)用,華為已經(jīng)成為首批客戶之一。

          本文引用地址:http://www.ex-cimer.com/article/265415.htm

            

          ?

            完成手機(jī)芯片 能耗降低50%(圖片來自Bing)

            據(jù)悉,16FF+的制造工藝本月經(jīng)歷了質(zhì)量與可靠性測試,可支持ARM Cortex-A57核心運(yùn)行至2.3GHz主頻,在運(yùn)行日常任務(wù)時(shí)A57核心與A53核心功耗僅為75mW。與前代20納米產(chǎn)品相比,速度提升40%,能耗降低50%。

            聯(lián)席CEO魏哲家(音譯)透露,將于2015年第二季度或第三季度初量產(chǎn)16nm FinFET制造工藝。目前,尋求臺(tái)積電代工的客戶已經(jīng)超過60家,而蘋果的下一代移動(dòng)處理器A9也會(huì)采用這種工藝。



          關(guān)鍵詞: 臺(tái)積電 16納米

          評論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();