<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 新品快遞 > 華虹半導體推出0.2微米射頻SOI工藝設計工具包

          華虹半導體推出0.2微米射頻SOI工藝設計工具包

          作者: 時間:2015-02-28 來源:電子產(chǎn)品世界 收藏

            全球領先的200mm純晶圓代工廠-有限公司(「」或「公司」,連同其附屬公司,統(tǒng)稱「集團」)今日宣布推出全新的0.2微米射頻(絕緣體上硅)工藝設計工具包(Process Design Kit,PDK)。這標志著新的0.2微米射頻SOI工藝平臺已成功通過驗證,并正式投入供客戶設計開發(fā)使用。工藝設計工具包(PDK)的推出可協(xié)助客戶快速完成高質(zhì)量射頻器件的設計與流片。

          本文引用地址:http://www.ex-cimer.com/article/270198.htm

            的0.2微米SOI工藝平臺是專為無線射頻前端開關應用優(yōu)化的工藝解決方案。相比基于砷化鎵(GaAs)和藍寶石(SOS)襯底的射頻開關設計,SOI可以使客戶在獲得優(yōu)秀性能和擴展能力的同時,大幅降低成本,迅速有效率地達成設計目標,提高產(chǎn)品競爭力。SOI工藝平臺提供的2.5V器件具有更低的開關插入損耗、更高的隔離度和更好的線性度。

            華虹半導體的新方案是基于Cadence IC5141 EDA軟件的工藝設計工具包(PDK),包括PSP SOI和BSIM SOI的射頻模型仿真平臺。此0.2微米射頻SOI工藝設計工具(PDK)可以方便設計人員針對射頻性能和芯片面積同時進行優(yōu)化,設計并制造出高性能、低功耗無線射頻前端開關,從而減少設計反復,很大程度地縮短客戶將產(chǎn)品推向市場的時間。

            華虹半導體執(zhí)行副總裁孔蔚然博士表示:?近年來,隨著移動互聯(lián)網(wǎng)和智能終端的蓬勃發(fā)展,射頻SOI芯片組在消費類電子產(chǎn)品中的應用越來越多。0.2微米射頻SOI技術是我們關注的又一重點,我們將積極推進其在國內(nèi)市場的業(yè)務發(fā)展,幫助客戶搶占先機。射頻SOI工藝非常適合用來做智能手機、物聯(lián)網(wǎng)連接設備等射頻開關的設計。透過在我們的射頻技術組合中增加0.2微米射頻SOI工藝方案,我們可為客戶提供一套完整的高性能且具備成本效益的射頻解決方案,還包括射頻CMOS,鍺硅(SiGe) BiCMOS以及配備射頻 PDK的嵌入式閃存工藝平臺。?



          關鍵詞: 華虹半導體 SOI

          評論


          相關推薦

          技術專區(qū)

          關閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();