<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之: ModelSim的仿真流程

          FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之: ModelSim的仿真流程

          作者: 時(shí)間:2015-05-06 來源:網(wǎng)絡(luò) 收藏

            (3)編譯文件。

          本文引用地址:http://www.ex-cimer.com/article/273720.htm

            在文件上面單擊右鍵,選擇“compile”選項(xiàng)下的“compile all”,如圖7.11所示。

            

           

            圖7.10 添加文件對(duì)話框 圖7.11 編譯文件

            當(dāng)文件窗口中的“Status”欄的問號(hào)圖標(biāo)變成一個(gè)勾的圖標(biāo)時(shí),說明編譯成功。

            (4)仿真文件。

            在Workspace的“Library”選項(xiàng)卡中,在work子目錄里面雙擊test文件圖標(biāo),就會(huì)自動(dòng)完成仿真,如圖7.12所示。

            (5)查看波形。

            編譯成功以后,Workplace的“sim”選項(xiàng)卡將變成如圖7.13所示的樣子。

            右鍵單擊test,選擇“Add”選項(xiàng)下面的“Add to Wave”選項(xiàng),為波形窗口添加信號(hào),如圖7.14所示。

            

           

            圖7.12 選擇需要仿真的文件 圖7.13 編譯成功后的test實(shí)例

            

           

            圖7.14 為波形窗口添加信號(hào)

            此時(shí)即可在新彈出的波形窗口中看到已添加的信號(hào),如圖7.15所示。

            

           

            圖7.15 波形窗口

            單擊工具欄中的圖標(biāo)就能看見仿真結(jié)果了,如圖7.16所示。

           

            

           

            圖7.16 仿真結(jié)果

          fpga相關(guān)文章:fpga是什么


          分頻器相關(guān)文章:分頻器原理
          塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理
          晶振相關(guān)文章:晶振原理

          上一頁 1 2 下一頁

          關(guān)鍵詞: FPGA ModelSim

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();