<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          新聞中心

          EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 射頻電路PCB設(shè)計(jì)

          射頻電路PCB設(shè)計(jì)

          作者: 時(shí)間:2008-05-15 來源:pcbres 收藏

            布局總原則:元器件應(yīng)盡可能同一方向排列,通過選擇進(jìn)入熔錫系統(tǒng)的方向來 減少甚至避免焊接不良的現(xiàn)象;根據(jù)經(jīng)驗(yàn)元器件間最少要有0.5mm的間距才能滿足元器件的熔錫要求,若板的空間允許,元器件的間距應(yīng)盡可能寬。對(duì)于雙面板一般應(yīng)設(shè)計(jì)一面為SMD及SMC元件,另一面則為分立元件。

          本文引用地址:http://www.ex-cimer.com/article/82645.htm

            布局中應(yīng)注意:

            *首先確定與其它板或系統(tǒng)的接口元器件在PCB板上的位置,必須注意接口元器件間的配合問題(如元器件的方向等)。
            *因?yàn)檎粕嫌闷返捏w積都很小,元器件間排列很緊湊,因此對(duì)于體積較大的元器件,必須優(yōu)先考慮,確定出相應(yīng)位置,并考慮相互間的配合問題。
            * 認(rèn)真分析結(jié)構(gòu),對(duì)進(jìn)行分塊處理(如高頻放大、混頻電路及解調(diào)電路等),盡可能將強(qiáng)電信號(hào)和弱電信號(hào)分開,將數(shù)字信號(hào)電路和模擬信號(hào)電路分開,完成同一功能的電路應(yīng)盡量安排在一定的范圍之內(nèi),從而減小信號(hào)環(huán)路面積;各部分電路的濾波網(wǎng)絡(luò)必須就近連接,這樣不僅可以減小輻射,而且可以減少被干擾的幾率,根據(jù)電路的抗干擾能力。
            *根據(jù)單元電路在使用中對(duì)電磁兼容性敏感程度不同進(jìn)行分組。對(duì)于電路中易受干擾部分的元器件在布局時(shí)還應(yīng)盡量避開干擾源(比如來自數(shù)據(jù)處理板上CPU的干擾等)。

            4 布線

            在基本完成元器件的布局后,就可開始布線了。布線的基本原則為:在組裝密度許可情況下后,盡量選用低密度布線設(shè)計(jì),并且信號(hào)走線盡量粗細(xì)一致,有利于阻抗匹配。
          對(duì)于電路,信號(hào)線的走向、寬度、線間距的不合理設(shè)計(jì),可能造成信號(hào)信號(hào)傳輸線之間的交叉干擾;另外,系統(tǒng)電源自身還存在噪聲干擾,所以在設(shè)計(jì)電路PCB時(shí)一定要綜合考慮,合理布線。

            布線時(shí),所有走線應(yīng)遠(yuǎn)離PCB板的邊框(2mm左右),以免PCB板制作時(shí)造成斷線或有斷線的隱患。電源線要盡中能寬,以減少環(huán)路電阻,同時(shí),使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,以提高抗干擾能力;所布信號(hào)線應(yīng)盡可能短,并盡量減少過孔數(shù)目;各元器件間的連線越短越好,以減少分布參數(shù)和相互間的電磁干擾;對(duì)于不相容的信號(hào)線應(yīng)量相互遠(yuǎn)離,而且盡量避免平行走線,而在正向兩面的信號(hào)線應(yīng)用互垂直;布線時(shí)在需要拐角的地址方應(yīng)以135°角為宜,避免拐直角。

            布線時(shí)與焊盤直接相連的線條不宜太寬,走線應(yīng)盡量離開不相連的元器件,以免短路;過孔不腚畫在元器件上,且應(yīng)盡量遠(yuǎn)離不相連的元器件,以免在生產(chǎn)中出現(xiàn)虛焊、連焊、短路等現(xiàn)象。

            在電路PCB設(shè)計(jì)中,電源線和地線的正確布線顯得尤其重要,合理的設(shè)計(jì)是克服電磁干擾的最重要的手段。PCB上相當(dāng)多的干擾源是通過電源和地線產(chǎn)生的,其中地線引起的噪聲干擾最大。

            地線容易形成電磁干擾的主要原因于地線存在阻抗。當(dāng)有電流流過地線時(shí),就會(huì)在地線上產(chǎn)生電壓,從而產(chǎn)生地線環(huán)路電流,形成地線的環(huán)路干擾。當(dāng)多個(gè)電路共用一段地線時(shí),就會(huì)形成公共阻抗耦合,從而產(chǎn)生所謂的地線噪聲。因此,在對(duì)射頻電路PCB的地線進(jìn)行布線時(shí)應(yīng)該做到:
            * 首先,對(duì)電路進(jìn)行分塊處理,射頻電路基本上可分成高頻放大、混頻、解調(diào)、本振等部分,要為各個(gè)電路模塊提供一個(gè)公共電位參考點(diǎn)即各模塊電路各自的地線,這樣信號(hào)就可以在不同的電路模塊之間傳輸。然后,匯總于射頻電路PCB接入地線的地方,即匯總于總地線。由于只存在一個(gè)參考點(diǎn),因此沒有公共阻抗耦合存在,從而也就沒有相互干擾問題。
            *數(shù)字區(qū)與模擬區(qū)盡可能地線進(jìn)行隔離,并且數(shù)字地與模擬地要分離,最后接于電源地。
            *在各部分電路內(nèi)部的地線也要注意單點(diǎn)接地原則,盡量減小信號(hào)環(huán)路面積,并與相應(yīng)的濾波電路的地址就近相接。
            *在空間允許的情況下,各模塊之間最好能以地線進(jìn)行隔離,防止相互之間的信號(hào)耦合效應(yīng)。

            5 結(jié)論

            射頻電路PCB設(shè)計(jì)的關(guān)鍵在于如何減少輻射能力以及如何提高抗干擾能力,合理的布局與布線是設(shè)計(jì)射頻電路PCB的保證。文中所述方法有利于提高射頻電路PCB設(shè)計(jì)的可靠性,解決好電磁干擾問題,進(jìn)而達(dá)到電磁兼容的目的。

          DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY



          上一頁(yè) 1 2 下一頁(yè)

          關(guān)鍵詞: 射頻 PCB 電路 通信

          評(píng)論


          相關(guān)推薦

          技術(shù)專區(qū)

          關(guān)閉
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();