(soc) 文章 進(jìn)入(soc)技術(shù)社區(qū)
用OpenCV和Vivado HLS加速基于Zynq SoC的嵌入式視覺應(yīng)用開發(fā)
- 將Vivado HLS與OpenCV庫配合使用,既能實(shí)現(xiàn)快速原型設(shè)計,又能加快基于Zynq All Programmable SoC的Smarter Vision系統(tǒng)的開發(fā)進(jìn)度。 計算機(jī)視覺技術(shù)幾年來已發(fā)展成為學(xué)術(shù)界一個相當(dāng)成熟的科研領(lǐng)域,目前許多視覺算法來自于數(shù)十年的科研成果。不過,我們最近發(fā)現(xiàn)計算機(jī)視覺技術(shù)正快速滲透到我們生活的方方面面?,F(xiàn)在我們擁有能自動駕駛的汽車、能根據(jù)我們的每個動作做出反應(yīng)的游戲機(jī)、自動工作的吸塵器、能根據(jù)我們的手勢做出響應(yīng)的手機(jī),以及其它等視覺產(chǎn)品?! 〗裉煳覀兠媾R的挑戰(zhàn)就是
- 關(guān)鍵字: 賽靈思 Vivado OpenCV Smarter SoC
聚焦面向Smarter視覺的Zynq SoC
- Zynq?All?Programmable?SoC加上全新賽靈思工具及IP,可為新一代嵌入式視覺產(chǎn)品奠定堅實(shí)基礎(chǔ)?! ∧欠窨催^奧迪自動停車技術(shù)演示,轎車無需駕駛員干預(yù),便可自動找到停車位并停泊。您是否使用Kinect控制器玩過Xbox?360游戲,或者剛剛咬下您從本地水果店購買的一塊上好的水果。如果有,那您可能就是Smarter視覺系統(tǒng)時代到來的見證人了。從最高級電子系統(tǒng)到普通蘋果,Smarter視覺技術(shù)影響著各種形式的產(chǎn)品。雖然當(dāng)今各種系統(tǒng)已足以讓人稱奇,但
- 關(guān)鍵字: 賽靈思 Smarter Zynq-7000 FPGA SoC
用Zynq SoC 設(shè)計低時延H.264系統(tǒng)
- 小型快速的流式視頻系統(tǒng)結(jié)合采用微型H.264核和賽靈思Zynq SoC。 ASSP架構(gòu)不靈活,而基于FPGA微處理器組合的系統(tǒng)雖然尺寸大但較為靈活,一直以來設(shè)計人員為創(chuàng)建PCB占位面積小的基于IP的流式視頻系統(tǒng),除了在這兩者之間反復(fù)權(quán)衡外別無他選。將軟核微處理器集成到FPGA,就無需單獨(dú)的處理器和DRAM,但最終系統(tǒng)的性能可能無法與以外部ARM?處理器為核心且可能還包括USB、以太網(wǎng)及其它有用外設(shè)構(gòu)
- 關(guān)鍵字: 賽靈思 H.264 Zynq FPGA SoC
Airspan網(wǎng)絡(luò)選擇TI公司的KeyStone SoC
- 日前,德州儀器(TI)與全球4G寬帶無線系統(tǒng)及解決方案供應(yīng)商Airspan網(wǎng)絡(luò)公司宣布針對Airspan最新小型蜂窩LTE解決方案AirSynergy展會合作。采用TI?基于KeyStoneTM?的無線基礎(chǔ)設(shè)施片上系統(tǒng)(SoC),Airspan不僅能夠充分利用其軟件投資,而且還可提高其LTE小型蜂窩的性能與功能性,提供各種集成型無線回程選項(xiàng),包括支持LTE?中繼與混合非視距(NLOS)?連接等。TI?KeyStone?技術(shù)可幫助Airspan
- 關(guān)鍵字: TI Airspan LTE KeyStone SoC
飛思卡爾城域小區(qū)基站處理器推動LTE邁向移動寬帶時代
- 隨著智能互聯(lián)設(shè)備數(shù)量的快速增長以及數(shù)字內(nèi)容的不斷增加,已經(jīng)形成了一個全球范圍的移動數(shù)字流,原始設(shè)備制造商(OEM)和運(yùn)營商需要提升網(wǎng)絡(luò)性能,同時控制資本支出成本、提高電源效率并支持4G/LTE標(biāo)準(zhǔn)。雖然宏小區(qū)是全球無線基礎(chǔ)架構(gòu)系統(tǒng)的根本,但運(yùn)營商越來越期望城域小區(qū)能為人口稠密的城市地區(qū)和大型企業(yè)提供全方位的覆蓋。
- 關(guān)鍵字: 飛思卡爾 SoC QorIQ 以太網(wǎng)
強(qiáng)化DPD演算效能SoC FPGA提升蜂巢網(wǎng)絡(luò)設(shè)備整合度
- 蜂巢式網(wǎng)絡(luò)服務(wù)供應(yīng)商對降低營運(yùn)成本的需求愈來愈迫切,因此現(xiàn)場可編程門陣列(FPGA)業(yè)者推出整合嵌入式處理器的SoC FPGA方案,并導(dǎo)入效能更高的數(shù)字預(yù)失真(DPD)演算法,協(xié)助網(wǎng)絡(luò)設(shè)備制造商以更低功耗及成本,打造更高生產(chǎn)力的產(chǎn)品。
- 關(guān)鍵字: 蜂巢式網(wǎng)絡(luò) FPGA SoC DSP ARM
新思、瑞昱、聯(lián)電攜手合作 打造智慧電視單晶片SoC
- 瑞昱採用聯(lián)電40奈米低功耗製程與新思DesignWare邏輯庫及嵌入式記憶體廣泛組合,達(dá)成一次完成硅晶設(shè)計(First-Pass Silicon Success)的目標(biāo) 重點(diǎn)摘要: ? 新思科技、瑞昱半導(dǎo)體與聯(lián)華電子三方合作,讓瑞昱4K2K UHD智慧電視SoC達(dá)成一次完成硅晶設(shè)計的目標(biāo),并獲頒2013年臺北國際電腦展「BC Award金獎」(Best Choice Golden Award) 。 ? 新思科技DesignWare邏輯庫及嵌入式記憶體和Galaxy實(shí)作平臺
- 關(guān)鍵字: 智慧電視 SoC
Cadence與Digital成功縮減Realtek瑞昱數(shù)字電視SoC面積
- 2014年2月12日,全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計系統(tǒng)公司(NASDAQ: CDNS)宣布,瑞昱半導(dǎo)體(Realtek Semiconductor Corp.) 成功運(yùn)用Cadence? Encounter? RTL Compiler的physical aware RTL合成縮減數(shù)字電視SoC面積,并具體實(shí)現(xiàn)在高度整合的多媒體SoC – Imagination PowerVR SGX544MP2的40nm設(shè)計上。
- 關(guān)鍵字: Cadence 瑞昱 SoC GPU
(soc)介紹
您好,目前還沒有人創(chuàng)建詞條(soc)!
歡迎您創(chuàng)建該詞條,闡述對(soc)的理解,并與今后在此搜索(soc)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(soc)的理解,并與今后在此搜索(soc)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473