EEPW首頁(yè) >>
主題列表 >>
工藝
工藝 文章 進(jìn)入工藝技術(shù)社區(qū)
基于0.13μm CMOS工藝的快速穩(wěn)定的高增益Telescop
- 近年來(lái),軟件無(wú)線電(Software Radio)的技術(shù)受到廣泛的關(guān)注。理想的軟件無(wú)線電臺(tái)要求對(duì)天線接收的模擬信號(hào)經(jīng)過(guò)放大后直接采樣,但是由于通常射頻頻率(GHz頻段)過(guò)高,技術(shù)上所限難以實(shí)現(xiàn),而多采用中頻采樣的方法。而對(duì)
- 關(guān)鍵字: Telescopic 0.13 CMOS 工藝
多晶硅企業(yè)命系裝備和技術(shù)
- 從現(xiàn)有市場(chǎng)行情來(lái)看,國(guó)內(nèi)多晶硅價(jià)格下跌的趨勢(shì)將難以改變。國(guó)內(nèi)可將生產(chǎn)成本壓低到50美元/公斤以下的多晶硅企業(yè),幾乎是鳳毛麟角。 森松集團(tuán)(中國(guó))(下稱(chēng)“森松”)董事總經(jīng)理薛絳穎接受記者專(zhuān)訪時(shí)表示,目前中國(guó)的多晶硅設(shè)備制造已較為成熟。而國(guó)內(nèi)多晶硅生產(chǎn)商的管理、技術(shù)及工藝都有待提高,這樣才能有效控制成本。 裝備技術(shù)尤為關(guān)鍵。以森松集團(tuán)為例,作為國(guó)內(nèi)最大的多晶硅工藝成套設(shè)備供應(yīng)商,約有80%的國(guó)內(nèi)多晶硅廠,都使用其成套設(shè)備如還原爐以及相關(guān)技術(shù)。 該公司生產(chǎn)的還原爐要
- 關(guān)鍵字: 工藝 多晶硅
我國(guó)大規(guī)模集成電路制造重大專(zhuān)項(xiàng)進(jìn)入實(shí)施階段
- 新華網(wǎng)北京3月27日電記者 27日從科技部獲悉,我國(guó)“極大規(guī)模集成電路制造裝備及成套工藝”重大專(zhuān)項(xiàng)進(jìn)入全面實(shí)施階段? 據(jù)介紹,“極大規(guī)模集成電路制造裝備及成套工藝”重大專(zhuān)項(xiàng)旨在開(kāi)發(fā)集成電路關(guān)鍵制造裝備,掌握具有自主知識(shí)產(chǎn)權(quán)的成套先進(jìn)工藝及相關(guān)新材料技術(shù),打破我國(guó)高端集成電路制造裝備與工藝完全依賴進(jìn)口的狀況,帶動(dòng)相關(guān)產(chǎn)業(yè)的技術(shù)提升和結(jié)構(gòu)調(diào)整? 重大專(zhuān)項(xiàng)是實(shí)現(xiàn)我國(guó)中長(zhǎng)期科技發(fā)展規(guī)劃的一項(xiàng)重要內(nèi)容,黨中央?國(guó)務(wù)院高度重視重大專(zhuān)項(xiàng)的實(shí)施工作,多次召開(kāi)
- 關(guān)鍵字: 集成電路 工藝
基于0.18μm RF CMOS工藝的低相噪寬帶LC VCO設(shè)計(jì)
- 壓控振蕩器(VCO)是射頻集成電路(RF-ICs)中的關(guān)鍵模塊之一。近年來(lái)隨著無(wú)線通信技術(shù)的快速發(fā)展,射頻收發(fā)機(jī)也有了新的發(fā)展趨勢(shì),即單個(gè)收發(fā)機(jī)要實(shí)現(xiàn)寬頻率多標(biāo)準(zhǔn)的覆蓋,例如用于移動(dòng)數(shù)字電視接收的調(diào)諧器一般要實(shí)現(xiàn)T-DMB、DMB-T等多個(gè)標(biāo)準(zhǔn),并能覆蓋VHF、UHF和LBAND等多個(gè)頻段。本文所介紹的VCO設(shè)計(jì)采用如圖1(a)所示的交叉耦合電感電容結(jié)構(gòu),相對(duì)于其他結(jié)構(gòu)的VCO來(lái)說(shuō)該結(jié)構(gòu)更加易于片上集成和實(shí)現(xiàn)低功耗設(shè)計(jì),并且利用LC諧振回路的帶通濾波特性,能獲得更好的相位噪聲性能。
- 關(guān)鍵字: 寬帶 LC VCO 設(shè)計(jì) 相噪 工藝 0.18 RF CMOS 基于
制程工藝技術(shù)發(fā)展探討
- IBM聯(lián)盟開(kāi)發(fā)出可在32納米芯片中加速實(shí)現(xiàn)一種被稱(chēng)為“high-k/metal gate(高電介質(zhì)金屬柵極)”的突破性材料。這種新方法是基于被稱(chēng)為“high-k gate-first(高電介質(zhì)先加工柵極)”加工工藝的方法,為客戶轉(zhuǎn)向高電介質(zhì)金屬柵極技術(shù)提供了一種更加簡(jiǎn)單和更省時(shí)間的途徑,由此而能夠帶來(lái)的益處包括性能的提高和功耗的降低。通過(guò)使用高電介質(zhì)金屬柵極,IBM與聯(lián)盟合作伙伴成功地開(kāi)發(fā)出比上一代技術(shù)體積小50%的芯片,同時(shí)提高了眾多性能。使用這種新技術(shù)的
- 關(guān)鍵字: 制程 工藝
評(píng)中芯國(guó)際與IBM簽訂45納米技術(shù)轉(zhuǎn)讓協(xié)議
- 資深評(píng)論人 莫大康 按國(guó)際工藝路線圖指引,全球半導(dǎo)體07年才進(jìn)入45納米制程。其中英特爾首先采用高k及金屬柵工藝,將CMOS工藝推向一個(gè)新的里程碑。連戈登摩爾也坦誠(chéng),由此將定律可延伸又一個(gè)10年。 此次中芯國(guó)際能成功與國(guó)際最先進(jìn)的技術(shù)輸出者,IBM達(dá)成45納米的技術(shù)轉(zhuǎn)讓協(xié)議意義十分深遠(yuǎn)。 首先表征中芯國(guó)際愿意繼續(xù)追趕國(guó)際最先進(jìn)工藝水平,加入全球最先進(jìn)
- 關(guān)鍵字: 45納米 中芯國(guó)際 IBM 工藝
嵌入式實(shí)時(shí)系統(tǒng)開(kāi)發(fā)的軟硬件考慮和關(guān)鍵工藝
- 嵌入式實(shí)時(shí)系統(tǒng)開(kāi)發(fā)的軟硬件考慮和關(guān)鍵工藝,本文將描述嵌入式系統(tǒng)和實(shí)時(shí)系統(tǒng)的關(guān)鍵特性,并探討在選擇或開(kāi)發(fā)硬件和軟件組件的基礎(chǔ)上開(kāi)發(fā)高效嵌入式系統(tǒng)的解決方案,同時(shí)詳細(xì)說(shuō)明嵌入式系統(tǒng)和實(shí)時(shí)系統(tǒng)開(kāi)發(fā)所特有的關(guān)鍵工藝技術(shù)。
- 關(guān)鍵字: 考慮 關(guān)鍵 工藝 軟硬件 開(kāi)發(fā) 實(shí)時(shí) 系統(tǒng) 嵌入式
45nm用或不用都是個(gè)問(wèn)題
- 與其說(shuō)45nm剛剛走到我們面前,不如說(shuō)我們已經(jīng)可以準(zhǔn)備迎接32nm工藝時(shí)代,因?yàn)閾?jù)三星存儲(chǔ)合作伙伴透露,今年底或明年初三星將開(kāi)始試產(chǎn)30nm工藝半導(dǎo)體存儲(chǔ)芯片,其閃存芯片更是早于Intel邁向了50nm量產(chǎn)階段。無(wú)疑,我們只不過(guò)在Intel強(qiáng)大的宣傳攻勢(shì)下,認(rèn)為似乎CPU才是所有半導(dǎo)體的制程工藝的領(lǐng)先者,但也許再向下Intel也會(huì)感到有些力不從心。 當(dāng)然,我們今天討論的重點(diǎn)不是誰(shuí)的制程工藝更先進(jìn),而是要討論45nm究竟該不該采用,亦或準(zhǔn)確的說(shuō)是要不要采用的問(wèn)題。 從技術(shù)的角度來(lái)說(shuō),45
- 關(guān)鍵字: 半導(dǎo)體 制程 45nm 工藝 晶圓 成本 芯片
二線晶圓廠先進(jìn)工藝紛向一線大廠看齊 將打破工藝分水嶺局勢(shì)
- 近期全球二線晶圓廠紛搶進(jìn)0.13微米以下先進(jìn)工藝,包括馬來(lái)西亞晶圓代工廠Silterra、以色列晶圓廠寶塔半導(dǎo)體(Tower Semiconductor)分別宣布 ,計(jì)劃以募資、借貸方式來(lái)擴(kuò)充先進(jìn)工藝產(chǎn)能,未來(lái)隨著二線晶圓廠紛跳脫成熟工藝藩籬、邁入先進(jìn)工藝,不僅恐造成先進(jìn)工藝價(jià)格雪上加霜,并將讓0.13微米、90納米工藝不再是一線晶圓廠獨(dú)霸天下,甚至得重新改寫(xiě)“先進(jìn)工藝”定義。 目前90納米、0.13微米工藝由臺(tái)灣晶圓代工廠臺(tái)積電、聯(lián)電稱(chēng)霸,其中,臺(tái)積電90納米、0.13微米工藝各占營(yíng)收比重達(dá)2
- 關(guān)鍵字: 晶圓廠 工藝 其他IC 制程
微電子工藝專(zhuān)有名詞(3)
- 101 LATCH UP 栓鎖效應(yīng) 當(dāng)VLSI線路密度增加,Latch-Up之故障模式于MOS VLSI中將愈來(lái)愈嚴(yán)重,且僅發(fā)生于 CMOS電路,所有COMS電路西寄生晶體管所引起的LATCH-UP問(wèn)題稱(chēng)之為SCR (SILICON-CONYROLLED RECTIFIER)LATCH-UP,在S1基體內(nèi)CMOS中形成兩個(gè)雙截子晶體管P-N-P-N形式的路徑,有如一個(gè)垂直的P+-N-P與一個(gè)水平N+-P-N晶體管組合形成于CMOS反向器,如果電壓降過(guò)大或受到外界電壓、電流或光的觸發(fā)時(shí),將造成兩個(gè)晶體管互相
- 關(guān)鍵字: 工藝 微電子
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473