<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> 賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能

          賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能 文章 進(jìn)入賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能技術(shù)社區(qū)

          基于ARM和以太網(wǎng)的遠(yuǎn)程電參數(shù)測(cè)量技術(shù)研究

          • 摘要 針對(duì)目前各地用電及收費(fèi)管理不便的問(wèn)題,文中研究了基于ARM和以太網(wǎng)的遠(yuǎn)程電參數(shù)測(cè)量技術(shù)。該技術(shù)主要用于對(duì)電參數(shù)的采集和存貯。主控制器采用32位的ARM微處理器STM32F103V,接口硬件設(shè)計(jì)配合上位機(jī)顯示電參數(shù)
          • 關(guān)鍵字: ARM  以太網(wǎng)  電參數(shù)  SPI  LabVIEW  DataSocket  

          60G毫米波回程鏈路隨時(shí)準(zhǔn)備提升蜂窩網(wǎng)絡(luò)容量

          • 基于賽靈思Zynq SoC的完整60GHz雙向數(shù)據(jù)通信方案可提供小蜂窩回程市場(chǎng)所需的性能和靈活性。全球蜂窩網(wǎng)絡(luò)上對(duì)數(shù)據(jù)不斷增長(zhǎng)的需求迫使運(yùn)營(yíng)商想方設(shè)法在2030年前將容量提升5,000倍 [1]。要實(shí)現(xiàn)這一目標(biāo),需要將信道性能
          • 關(guān)鍵字: 賽靈思  蜂窩網(wǎng)絡(luò)  

          基于LPC2294的CAN與以太網(wǎng)網(wǎng)關(guān)互聯(lián)的設(shè)計(jì)

          • 基于LPC2294的CAN與以太網(wǎng)網(wǎng)關(guān)互聯(lián)的設(shè)計(jì),摘要 為滿(mǎn)足以太網(wǎng)與CAN總線網(wǎng)絡(luò)的互聯(lián),設(shè)計(jì)了一種以LPC2294為控制芯片,嵌入式mu;C/OS—II為操作系統(tǒng)的網(wǎng)關(guān)模塊,實(shí)現(xiàn)了以太網(wǎng)協(xié)議與CAN總線協(xié)議的相互轉(zhuǎn)換。給出了網(wǎng)關(guān)模塊的軟硬件設(shè)計(jì),重點(diǎn)闡述了網(wǎng)關(guān)模
          • 關(guān)鍵字: LPC  CAN  以太網(wǎng)    

          以太網(wǎng)/IP技術(shù)將工廠智能化

          • 先進(jìn)的以太網(wǎng)/IP技術(shù)可以通過(guò)無(wú)與倫比的可擴(kuò)展性、功能性與選項(xiàng),將機(jī)器的流程、控制系統(tǒng)和工廠層面的信息與企業(yè)聯(lián)系起來(lái)。正確的架構(gòu)可以將有線和無(wú)線連接結(jié)合起來(lái),實(shí)現(xiàn)企業(yè)范圍內(nèi)的訪問(wèn),改進(jìn)商業(yè)智能,提高對(duì)生
          • 關(guān)鍵字: 以太網(wǎng)  IP  工廠  智能化  

          從業(yè)績(jī)來(lái)看,賽靈思已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera

          • Altera和賽靈思20年來(lái)都在FPGA這個(gè)窄眾市場(chǎng)激烈的競(jìng)爭(zhēng)者,然而Peter Larson基于對(duì)兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場(chǎng)的絕對(duì)領(lǐng)先者。(http://seekingalpha.com/article/2008621-xilinx-appears-
          • 關(guān)鍵字: 賽靈思  Altera    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號(hào)處理  消費(fèi)電子  FPGA  

          賽靈思 Smarter 視覺(jué)技術(shù)的趨勢(shì)

          • Smarter 視覺(jué)技術(shù)的趨勢(shì)視頻與成像應(yīng)用正變得越來(lái)越普遍,在我們生活中所占的比重比以往任何時(shí)候都要大。通過(guò)尖端的網(wǎng)真視頻會(huì)議系統(tǒng)提高生產(chǎn)力;利用實(shí)時(shí)感知監(jiān)視系統(tǒng)提高安全性;憑借超高清顯示屏或電影院帶來(lái)身臨其
          • 關(guān)鍵字: Smarter  賽靈思  視覺(jué)技術(shù)    

          常見(jiàn)問(wèn)題解答:賽靈思采用首個(gè)ASIC級(jí)UltraScale可編程架構(gòu)

          • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項(xiàng)新的行業(yè)第一,延續(xù)28nm工藝節(jié)點(diǎn)上一系列業(yè)界創(chuàng)新優(yōu)勢(shì): middot; 賽靈思宣布開(kāi)始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
          • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    

          Xilinx聯(lián)盟計(jì)劃合作伙伴的最新最佳技術(shù)

          • 重點(diǎn)介紹了賽靈思聯(lián)盟合作伙伴生態(tài)系統(tǒng)的最新技術(shù)更新賽靈思聯(lián)盟計(jì)劃是指與賽靈思合作推動(dòng)全可編程技術(shù)發(fā)展的認(rèn)證公司組成的全球性生態(tài)系統(tǒng)。賽靈思創(chuàng)建了這個(gè)生態(tài)系統(tǒng),旨在利用開(kāi)放平臺(tái)和標(biāo)準(zhǔn)以滿(mǎn)足客戶(hù)需求并致力
          • 關(guān)鍵字: 賽靈思  Zynq SoC  

          嘗試通過(guò)算法重構(gòu)和Vivado HLS生成高效的處理流水線

          • 通過(guò)用于重構(gòu)高級(jí)算法描述的簡(jiǎn)單流程,就可以利用高層次綜合功能生成更高效的處理流水線。如果您正在努力開(kāi)發(fā)計(jì)算內(nèi)核,而且采用常規(guī)內(nèi)存訪問(wèn)模式,并且循環(huán)迭代間的并行性比較容易提取,這時(shí),Vivado設(shè)計(jì)套件高層次
          • 關(guān)鍵字: 算法重構(gòu)  Vivado  賽靈思  

          如何將PetaLinux移植到Xilinx FPGA上

          • 用戶(hù)可輕松將這款高穩(wěn)健操作系統(tǒng)安裝到目標(biāo)FPGA平臺(tái)上,以供嵌入式設(shè)計(jì)項(xiàng)目使用。從最初不起眼的膠合邏輯開(kāi)始,F(xiàn)PGA已經(jīng)歷了漫長(zhǎng)的發(fā)展道路。當(dāng)前FPGA的邏輯容量和靈活性已將其帶入了嵌入式設(shè)計(jì)的中心位置。目前,在
          • 關(guān)鍵字: PetaLinux  FPGA  賽靈思  

          可最大程度地發(fā)揮Zynq SoC優(yōu)勢(shì)的雙重方法

          • 賽靈思Zynq-7000全可編程 SoC的眾多優(yōu)勢(shì)之一就是擁有兩個(gè)ARM Cortex-A9板載處理器。不過(guò),很多裸機(jī)應(yīng)用和更為簡(jiǎn)單的操作系統(tǒng)只使用Zynq SoC處理系統(tǒng)(PS)中兩個(gè)ARM內(nèi)核中的一個(gè),這種設(shè)計(jì)方案可能會(huì)限制系統(tǒng)性能。
          • 關(guān)鍵字: 賽靈思  Zynq SoC  

          利用Xilinx Zynq SoC簡(jiǎn)化您的“熱”測(cè)試

          • 本文介紹一種使用Zynq SoC和賽靈思IP核簡(jiǎn)化高速光學(xué)收發(fā)器模塊熱測(cè)試的方法。隨著數(shù)據(jù)中心內(nèi)部光學(xué)收發(fā)器模塊的傳輸速度提高到前所未有的高度,數(shù)據(jù)中心內(nèi)每個(gè)機(jī)架的溫度也在不斷大幅上升。機(jī)架中有多個(gè)這種發(fā)熱的高
          • 關(guān)鍵字: 賽靈思  Zynq SoC  

          MACsec IP核大幅提升數(shù)據(jù)中心安全性

          • 數(shù)據(jù)中心設(shè)備設(shè)計(jì)人員將結(jié)合采用基于FPGA的內(nèi)核來(lái)提供安全的高性能以太網(wǎng)鏈路。云存儲(chǔ)和IT服務(wù)外包對(duì)IT經(jīng)理而言極富吸引力,因?yàn)檫@不僅能降低成本,而且還可減輕支持工作。然而有一個(gè)大的顧慮就是,這樣做會(huì)使敏感數(shù)
          • 關(guān)鍵字: MACsec  數(shù)據(jù)中心  賽靈思  

          Xilinx 16nm UltraScale+實(shí)現(xiàn)2至5倍的性能功耗比優(yōu)勢(shì)

          • 臺(tái)積公司的16nm FinFET工藝與賽靈思最新UltraRAM和SmartConnect技術(shù)相結(jié)合,使賽靈思能夠繼續(xù)為市場(chǎng)提供超越摩爾定律的價(jià)值優(yōu)勢(shì)。賽靈思憑借其28nm 7系列全可編程系列以及率先上市的20nm UltraScaletrade;系列,
          • 關(guān)鍵字: FinFET工藝  ULTRASCALE  賽靈思  

          賽靈思FPGA受DLP數(shù)字影院投影儀青睞

          • 賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了賽靈思Virtexreg;-5 FPGA系列產(chǎn)品。DLP數(shù)字影院投影儀符合美國(guó)數(shù)字影院計(jì)劃(DCI1)標(biāo)準(zhǔn),擁有一系列優(yōu)異的
          • 關(guān)鍵字: FPGA  賽靈思  DLP  投影儀  Virtex  NEC  
          共1436條 16/96 |‹ « 14 15 16 17 18 19 20 21 22 23 » ›|

          賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能!
          歡迎您創(chuàng)建該詞條,闡述對(duì)賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能的理解,并與今后在此搜索賽靈思 以太網(wǎng) 有線網(wǎng)絡(luò) 智能的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();